这些小活动你都参加了吗?快来围观一下吧!>>
电子产品世界 » 论坛首页 » 综合技术 » 基础知识 » [经验]见招拆招,教你识破差动放大器缺点及优化措施

共1条 1/1 1 跳转至

[经验]见招拆招,教你识破差动放大器缺点及优化措施

助工
2020-04-03 14:27:37     打赏

经典的分立差动放大器设计非常简单,一个运算放大器和四电阻网络有何复杂之处?经典的四电阻差动放大器如图 1 所示,但是这种电路的性能可能不像设计人员想要的那么好。本文从实际生产设计出发,讨论了与分立电阻相关的一些缺点,包括增益精度、增益漂移、交流共模抑制(CMR)和失调漂移等方面。


图 1. 经典分立差动放大器

该放大器电路的传递函数为:


若 R1 = R3 且 R2 = R4,则公式 1 简化为:



这种简化有助于快速估算预期信号,但这些电阻绝不会完全相等。此外,电阻通常有低精度和高温度系数的缺点,这会给电路带来重大误差。

例如,使用良好的运算放大器和标准的 1%、100ppm/°C 增益设置电阻,初始增益误差最高可达 2%,温度漂移可达 200ppm/°C。为解决这个问题,一种解决方案是使用单片电阻网络实现精密增益设置,但这种结构很庞大且昂贵。除了低精度和显著的温度漂移之外,大多数分立差动运算放大器电路的 CMR 也较差,并且输入电压范围小于电源电压。此外,单片仪表放大器会有增益漂移,因为前置放大器的内部电阻网络与接入 RG 引脚的外部增 益设置电阻不匹配。

解决所有这些问题的最佳办法是使用带内部增益设置电阻的差动放大器,例如 AD8271。通常,这些产品由高精度、低失真运算放大器和多个微调电阻组成。通过连接这些电阻可以创建各种各样的放大器电路,包括差动、同相和反相配置。芯片上的电阻可以并联连接以提供更广泛的选项。相比于分立设计,使用片内电阻可为设计人员带来多项优势。


图 2. 增益误差与温度的关系——AD8271 与分立解决方案比较

交流性能
在电路尺寸方面,集成电路比印刷电路板(PCB)小得多,因此相应的寄生参数也较小,对交流性能有利。例如,AD8271 运算放大器的正负输入端有意不提供输出引脚。这些节点不连接到 PCB 上的走线,电容保持较低,从而提高环路稳定性并优化整个频率范围内的共模抑制。性能比较参见图 3。


图 3. CMRR 与频率的关系——AD8271 与分立解决方案 CMRR 比较

差动放大器的一项重要功能是抑制两路输入的共模信号。参考图 1,如果电阻 R1 至 R4 不完全匹配(或者当增益大于 1 时,R1、R2 和 R3、R4 的比率不匹配),那么部分共模电压将被差动放大器放大,并作为 V1 和 v2 之间的有效差压出现在 VOUT 处,其无法与实际信号相区分。如果电阻不理想,那么部分共模电压将被差动放大器放大,并作为 V1 和 V2 之间的有效差压出现在 VOUT 处,其无法与实际信号相区分。

差动放大器抑制这一部分电压的能力称为共模抑制。该参数可以表示为共模抑制比(CMRR)或转换为分贝(dB)。分立解决方案的电阻匹配不如集成解决方案中的激光调整电阻匹配那么好,这可以从图 4 中输出电压与 CMV 的关系曲线看出来。


图 4. 输出电压与共模电压的关系——AD8271 与分立解决方案比较

假设使用理想运算放大器,则 CMRR 为:



其中,d 为差动放大器的增益,t 为电阻容差。因此,对于单位增益和 1%电阻,CMRR 为 50V/V 或约 34dB;使用 0.1%电阻时,CMRR 增加到 54dB。即使采用具有无限大共模抑制的理想运算放大器,整体 CMRR 也会受电阻匹配的限制。某些低成本运算放大器具有 60 dB 至 70 dB 的最小 CMRR,使误差更为糟糕。

低容差电阻
放大器在其指定工作温度范围内通常表现良好,但必须考虑外部分立电阻的温度系数。对于带有集成电阻的放大器,电阻可以进行漂移调整和匹配。布局通常使电阻相互靠近,因此它们会一同漂移,从而降低其失调温度系数。在分立情况下,电阻在 PCB 上散开,匹配情况也不如集成方案,产生的失调温度系数会更差,如图 5 所示。


图 5. 系统失调与温度的关系——AD8271 与分立解决方案比较

无论是分立式或是单芯片,四电阻差动放大器的使用都非常广泛。由于只有一个器件放置在 PCB 上,而不是多个分立元件,因此可以更快速、更高效地构建电路板,并节省大量面积。

为了获得稳定且值得投入生产的设计,应仔细考虑噪声增益、输入电压范围和 CMR(达到 80dB 或更高)。这些电阻均采用相同的低漂移薄膜材料制成,因此在一定温度范围内可提供出色的比例匹配。




关键词: 放大器     经验     电阻    

共1条 1/1 1 跳转至

回复

匿名不能发帖!请先 [ 登陆 注册 ]