这些小活动你都参加了吗?快来围观一下吧!>>
电子产品世界 » 论坛首页 » 嵌入式开发 » FPGA » Altera高性能DSP设计效能提高了一个数量级

共1条 1/1 1 跳转至

Altera高性能DSP设计效能提高了一个数量级

助工
2008-07-04 08:50:41     打赏

DSP Builder 8.0具有第二代时序驱动的Simulink综合技术

200872号,北京 —— 面向高性能数字信号处理(DSP)设计,Altera公司 (NASDAQ: ALTR)今天发布具有第二代模型综合技术的DSP Builder工具8.0。 该技术使DSP设计人员第一次能够自动生成基于高级 Simulink 设计描述的时序优化 RTL 代码。借助这一新的DSP Builder,设计人员在几分钟内就可以实现接近峰值 FPGA 性能的高性能设计。和手动优化 HDL 代码需要数小时甚至数天时间相比,这大大提高了效能。

The MathWorks信号处理和通信市场总监Ken Karnofsky评论说:“DSP Builder是第二代基于模型的综合技术,在设计高性能DSP时,客户可以借助该技术使用Simulink作为建模、仿真和实施环境。 该技术大大提高了设计人员在Altera FPGA上实现DSP功能时的效能。”

设计无线基站多载波、多天线 RF 处理等实际应用中的多通道信号处理数据通路时,新的 DSP Builder 第二代综合技术极大地提高了效能。 DSP Builder 工具自动加入流水线级和寄存器,通过时分复用生成高度优化的功能设计,例如数字上变频 (DUC)、下变频 (DDC)、峰值因子抑制 (CFR) 和数字预失真 (DPD) 等。这大大提高了效能,使用户能够迅速完成系统级设计,针对载波带宽、载波数、天线和分区变化轻松调整设计。DSP Builder 8.0提供了多天线、多载波WiMAX和WCDMA DUC设计实例,以及DDC设计等。

Altera 软件、嵌入式和 DSP 市场总监 Chris Balough 表示,“Altera一直在为FPGA设计效能设置标准,包括高性能DSP设计。DSP Builder 8.0中包含的创新综合技术实现了时序推动的 FPGA 实施环境,帮助设计人员通过简单的点击获得他们需要的系统性能——效能提高了一个数量级。”

供货信息

和Altera Quartus® II 设计软件一起使用,现在就可以购买DSP Builder 8.0。关于Altera® DSP 解决方案及其 DSP Builder工具的详细信息,请访问 www.altera.com.cn/technology/dsp/dsp-index.jsp。现在就可以从The MathWorks www.mathworks.com获得 Simulink。

DSP Builder简介

DSP Builder是在高性能FPGA平台中迅速高效实现Simulink设计的前沿综合技术。Altera DSP Builder读取使用DSP Builder/MegaCore® 模块构建的Simulink模型文件 (.mdl),生成VHDL文件和命令行(Tcl)脚本进行综合、硬件实施和仿真。该技术在算法友好的开发环境中建立DSP设计硬件描述,从而缩短了DSP设计周期。

Altera简介

Altera的可编程解决方案帮助系统和半导体公司快速高效地实现创新,突出产品优势,赢得市场竞争。请访问www.altera.comwww.altera.com.cn,了解更详细的信息。




关键词: Altera     高性能     设计     效能     提高     一个     数量    

共1条 1/1 1 跳转至

回复

匿名不能发帖!请先 [ 登陆 注册 ]