OpenVINOTM,给你看得见的未来!>>
电子产品世界 » 论坛首页 » 嵌入式开发 » FPGA » 【白皮书】40-nm FPGA:体系结构和性能对比

共1条 1/1 1 跳转至

【白皮书】40-nm FPGA:体系结构和性能对比

高工
2012-04-16 09:43:58    评分
【白皮书】40-nm FPGA:体系结构和性能对比
FPGA 用户不断追求能够突出产品市场优势的新途径,对此,他们在新需求下定义了新系统。新需求一般包括增强功能、提高处理性能、降低功耗、实现定制功能,以及可编程能力等。在向更小的工艺尺寸迈进时,为满足这些需求,成熟的方法是继续提高FPGA 密度。然而,迈向40 nm 等更小的工艺尺寸时并非一帆风顺。40-nm 工艺节点的动态功耗减小了,但是,晶体管额外产生的泄漏电流使静态功耗增大( 更短的栅极长度)。通过工艺方法以及可编程功耗技术等体系结构创新, Altera 的40-nm Stratix® IV FPGA 不但增强了功能,提高了处理性能,而且还降低了功耗。
本白皮书提供的基准测试数据表明, Altera® Stratix IV FPGA 比 Virtex-5 FPGA 快35%,详细的体系结构分析表明,除了所提供的8-Gbps 收发器之外, Stratix IV FPGA 的基本逻辑单元Virtex-5 FPGA 容纳的逻辑多1.8 倍。
详见wp-01088-40nm-architecture-performance-comparison_CN.pdf



关键词: 白皮书     40-nm     体系结构     性能     对比    

共1条 1/1 1 跳转至

回复

匿名不能发帖!请先 [ 登陆 注册 ]