这些小活动你都参加了吗?快来围观一下吧!>>
电子产品世界 » 论坛首页 » 高校专区 » 周师电子设计创新社区 » 第六次作业

共1条 1/1 1 跳转至

第六次作业

菜鸟
2015-01-09 17:12:06     打赏

建一个文件夹来存放工程的所有内容,建在自己可以找到的位置。

一.建工程

  File ->new->New QuartusII Project->next->存放在自己所建的文件夹中(工程名与顶层实体一致)->next->选器件FLEX10K(PLCC;84;15)鼠标左键选中芯片next ->next->finish

二.新建设计文件

  方法一:File ->new->VHDL File ->编辑程序->File->save as->自己建的文件夹

  方法二:点击

三.编译前设置

  方法一:Assignment ->Settings->DeviceAnalysis&synthesis Settings(速度 :balance;VHDL版本一般默认为该版本)->OK

  方 法 二:点击->DeviceAnalysis&synthesis Settings(速度 :balance;VHDL版本一般默认为该版本)->OK

四.全程编译

方法一:  Processing->Start Compilation

方法二:  点击

查看原理图:Tools->Netlist Viewer->PTL Viewer->可点击左键放大右键缩小

五.波形仿真

  1)新建波形文件

     File->new->Vector Waveform File ->保存到自己所建文件夹

   2)仿真设置

      [1]仿真结束时间Edit->End time ->50us

      [2]添加结点

      方法一:View->Utility Windows->Node Finder->Pin All->list-> 点击 >>  ->OK

      方法二:双击空白->->Node Finder->Pin All->list-> 点击 >>  ->OK

   3)编辑波形

   4)点击 进行波形仿真

   5)观察结果验证是否正确

六.编程下载

   1)引脚锁定:点击工具栏第四个即 :    

  2)重新编程:点击

  3)硬件测试:点击

七.进行元件例化

File->create/update->create symbol file for current file

     


共1条 1/1 1 跳转至

回复

匿名不能发帖!请先 [ 登陆 注册 ]