电子产品世界 » 论坛首页 » 高校社团 » 周师电子设计创新社区 » EDA 第三次作业


共1条 1/1 1 跳转至

EDA 第三次作业

菜鸟
2015-01-10 21:29:01    评分

2.2 答,GAL.CPLD之类都是基于乘积项的可编程结构;即包含有可编程与阵列和固定的或阵列的PAL(可编程阵列逻辑)器件构成。FPGA(现场可编程门阵列)是基于查找表的可编程逻辑结构。 2.5 答,编程基于电可擦除存储单元EEPROMFlash技术。CPLD一股使用此技术进行编程。CPLD被编程后改变了垫可擦除存储单元中的信息,掉电后可保存。电可擦除编程工艺的优点是编程后信息不回因掉电而丢失,但编程次数有限,编程速度不快。 配置基于查找表的编程单元。编程信息是保存在SRAM中的,SRAM在掉电后编程信息立即丢失,在下次上电后,还需要重新载入编程信息。大部分FPGA采用该种编程工艺。该器件的编程一般称为配置,对于SPAVFPGA来说,配置次数无限,且速度快;在加电时可随时更改逻辑;下载信息的保密性也不如电可擦除的编程。

窗体顶端

 

窗体底端

 




关键词: cpld    

共1条 1/1 1 跳转至

回复

匿名不能发帖!请先 [ 登陆 注册 ]