|
帖子主题 |
回复 |
人气 |
|
利用 CoolRunner-II CPLD 创建交叉点开关
[Rancho]
|
0 |
1282 |
|
Viterbi Decoder Block Decoding
[Rancho]
|
0 |
1554 |
|
Simulation of the IEEE 802.16
[Rancho]
|
0 |
1815 |
|
数字电视广播系统内的前向纠错
[Rancho]
|
0 |
1442 |
|
使用 Spartan-II 的 Reed-Solomon 解
[Rancho]
|
0 |
1444 |
|
使用 Spartan-II 中的 DES/三重 DES 功能
[Rancho]
|
0 |
1545 |
|
Virtex-4 RocketIO 误码率测试器
[Rancho]
|
0 |
1660 |
|
SERDES Framer Interface Level
[Rancho]
|
0 |
1760 |
|
Accelerating System Designs Re
[Rancho]
|
0 |
1390 |
|
Virtex-5 FPGA Interface to a J
[Rancho]
|
0 |
1744 |
|
SerDes Channel Simulation in F
[Rancho]
|
0 |
1782 |
|
利用 CoolRunner CPLD 实现无线收发器
[Rancho]
|
0 |
1394 |
|
手机/终端内的 CoolRunner-II CPLD
[Rancho]
|
0 |
1411 |
|
移动 SDRAM 与 CoolRunner-II CPLD
[Rancho]
|
0 |
1451 |
|
针对下一代串行背板的可编程逻辑解决方案
[Rancho]
|
0 |
1798 |
|
FPGA 中的 DSP 协处理:嵌入高性能、低功耗的 DSP
[Rancho]
|
0 |
1491 |
|
使用 SRL 宏实现 PN 生成器
[Rancho]
|
0 |
1510 |
|
Virtex-5 系列高级封装
[Rancho]
|
0 |
1516 |
|
ML310 上的 PPC405 步锁系统 (Lockstep
[Rancho]
|
0 |
1634 |
|
连续可变分数率抽取电路
[Rancho]
|
0 |
1400 |
|
Designing Wireless Digital Up/
[Rancho]
|
0 |
1581 |
|
Designing Efficient Digital Up
[Rancho]
|
0 |
1764 |
|
Connecting Virtex-6 FPGAs to A
[Rancho]
|
0 |
1894 |
|
用于实现 RAID6 奇偶性的硬件加速器
[Rancho]
|
0 |
1614 |
|
A 3/4/5/6X Oversampling Circui
[Rancho]
|
0 |
1693 |
|
SERDES Framer Interface Level
[Rancho]
|
0 |
1778 |
|
Dynamically Programmable DRU f
[Rancho]
|
0 |
1829 |
|
基于直接数字综合的 E1/T1 的时钟数据恢复设计技巧
[Rancho]
|
0 |
1627 |
|
SFI-4.1 16-Channel SDR Interfa
[Rancho]
|
0 |
1937 |