这些小活动你都参加了吗?快来围观一下吧!>>
电子产品世界 » 论坛首页 » 嵌入式开发 » FPGA » 退耦

共1条 1/1 1 跳转至

退耦

菜鸟
2005-08-30 21:06:46     打赏
理论上对于交流信号来说直流电源相当于短路的,即电源两端的交流电位是一样的。 但是实际电路板上由于走线的电特性而引起VCC和GND在不同地方的交流电位不一样, 而且频率不同的交流信号引起的交流电位差也不同,故需在一些地方用去耦电容把VCC和 GND短路 在直流电源回路中,负载的变化会引起电源噪声。例如在数字电路中,当电路从一 个状态转换为另一种状态时,就会在电源线上产生一个很大的尖峰电流,形成瞬变的噪 声电压。配置去耦电容可以抑制因负载变化而产生的噪声,是印制电路板的可靠性设计 的一种常规做法,配置原则如下: ●电源输入端跨接一个10~100uF的电解电容器,如果印制电路板的位置允许,采用100 uF以上的电解电容器的抗干扰效果会更好. ●为每个集成电路芯片配置一个0.01uF的陶瓷电容器。如遇到印制电路板空间小而装不 下时,可每4~10个芯片配置一个1~10uF钽电解电容器,这种器件的高频阻抗特别小, 在500kHz~20MHz范围内阻抗小于1Ω,而且漏电流很小(0.5uA以下)。 ●对于噪声能力弱、关断时电流变化大的器件和ROM、RAM等存储型器件,应在芯片的电 源线(Vcc)和地线(GND)间直接接入去耦电容. ●去耦电容的引线不能过长,特别是高频旁路电容不能带引线



关键词: 退耦    

共1条 1/1 1 跳转至

回复

匿名不能发帖!请先 [ 登陆 注册 ]