如果我的工程中有几个子模块是edf的网表,当其它模块有改动重新综合时,网表类型的子模块会被重新综合吗?如果会,两次综合的结果是否还会保持一致(仅指该网表模块)?
P.S 当初想用增量编译,且各模块都是HDL形式,无奈各模块单独仿真都正确,而放一起对各模块用了增量编译技术后就有问题了,由于目前对时序约束方面的无知,不敢轻易加约束(准确的说很多约束根本就不会加!)。 现走了个旁门左道,将仿真正确的各模块单独编译成网表文件再添加到顶层设计中,终于满足了时序要求,现在希望当顶层或其他模块有改动时,网表形式的模块可以保存上次综合的结果,也就是增量编译,但还没看见增量编译这么用的-_-! 不知道能不能实现想要的效果?
共5条
1/1 1 跳转至页
是的!我结合synplify的compile points方法已经成功给各模块建立了portion,然而时仿时没有通过,后来把各子模块换成了网表文件时仿就OK了。
compile points约束对模块的约束有四种选择:1.locked 2.locked,portion 3. soft 4.hard,四种方式的区别大致是对模块边界的优化的有无和程度不同,我均有作尝试,但时仿均不能通过,我想是我约束加的不够,但我不知道该怎么加了
现在唯一通过时仿的方式就是将模块用网表替换,我希望这种方式仍有增量编译的性质,减少编译时间我倒是没奢求了,唯一希望的是能保持已经通过的时序
谢谢参与讨论^_^
共5条
1/1 1 跳转至页
回复
| 有奖活动 | |
|---|---|
| 硬核工程师专属补给计划——填盲盒 | |
| “我踩过的那些坑”主题活动——第002期 | |
| 【EEPW电子工程师创研计划】技术变现通道已开启~ | |
| 发原创文章 【每月瓜分千元赏金 凭实力攒钱买好礼~】 | |
| 【EEPW在线】E起听工程师的声音! | |
| 高校联络员开始招募啦!有惊喜!! | |
| 【工程师专属福利】每天30秒,积分轻松拿!EEPW宠粉打卡计划启动! | |
| 送您一块开发板,2025年“我要开发板活动”又开始了! | |
我要赚赏金打赏帖 |
|
|---|---|
| Chaos-nano:专为低资源单片机设计的轻量级协作式异步操作系统(ATMEGA328P轻量级操作系统)—— 详细介绍被打赏¥16元 | |
| FPGA配置被打赏¥10元 | |
| Chaos-nano协作式异步操作系统:赋能MicrochipAVR8位单片机的革新之路被打赏¥15元 | |
| 基于esp32开发时串口工具的注意点被打赏¥24元 | |
| 基于FireBeetle2ESP32-C5开发板的舵机控制被打赏¥20元 | |
| 【分享开发笔记,赚取电动螺丝刀】MAX78000开发板制作的电子相册被打赏¥32元 | |
| 基于FireBeetle2ESP32-C5开发板的超声波测距及显示被打赏¥21元 | |
| FireBeetle2ESP32-C5上RTC电子时钟的实现被打赏¥25元 | |
| 【分享开发笔记,赚取电动螺丝刀】MAX78000开发板读取SD卡被打赏¥23元 | |
| 【S32K3XX】Standby RAM 重启后数据异常问题调查被打赏¥38元 | |
我要赚赏金
