共3条
1/1 1 跳转至页
关于cycloneiii PLL的warning
只看楼主 1楼
嗯,是这样的,因为系统中用到了多个时钟,而我用的芯片一个锁相环最多支持5个输出,所以在设计中我需要用到两个PLL,而这两个PLL是共享同一个时钟源GCLK的。但是在编译的时候Quartusii9.1报warning,说Warning: The parameters of the PLL process:u8|pll_IQ:pll_IQ_inst|altpll:altpll_component|pll_IQ_altpll:auto_generated|pll1 and the PLL usb_ctrl:u11|pll_FIFO:pll_FIFO_inst|altpll: altpll_component|pll_FIFO_altpll2:auto_generated|pll1 do not have the same values - hence these PLLs cannot be merged。简化下,就是
The parameters of the PLL <name> and the PLL <name> do not have the same values - hence these PLLs cannot be merged。翻译过来就是说PLL1和PLL2它们的值不一样,因此这些PLL不能被合并。
Quartus的help上说不需要有什么动作。是不是就是说Quartus在综合的时候辨认出这里是需要两个锁相环的,不能用一个。这个warning我需要关心吗?还是说我就不用管它呢。
关键词: 关于 cycloneiii warning
共3条
1/1 1 跳转至页
回复
有奖活动 | |
---|---|
【有奖活动】分享技术经验,兑换京东卡 | |
话不多说,快进群! | |
请大声喊出:我要开发板! | |
【有奖活动】EEPW网站征稿正在进行时,欢迎踊跃投稿啦 | |
奖!发布技术笔记,技术评测贴换取您心仪的礼品 | |
打赏了!打赏了!打赏了! |
打赏帖 | |
---|---|
与电子爱好者谈读图二被打赏50分 | |
【FRDM-MCXN947评测】Core1适配运行FreeRtos被打赏50分 | |
【FRDM-MCXN947评测】双核调试被打赏50分 | |
【CPKCORRA8D1B评测】---移植CoreMark被打赏50分 | |
【CPKCORRA8D1B评测】---打开硬件定时器被打赏50分 | |
【FRDM-MCXA156评测】4、CAN loopback模式测试被打赏50分 | |
【CPKcorRA8D1评测】--搭建初始环境被打赏50分 | |
【FRDM-MCXA156评测】3、使用FlexIO模拟UART被打赏50分 | |
【FRDM-MCXA156评测】2、rt-thread MCXA156 BSP制作被打赏50分 | |
【FRDM-MCXN947评测】核间通信MUTEX被打赏50分 |