共3条
1/1 1 跳转至页
关于cycloneiii PLL的warning

只看楼主 1楼
嗯,是这样的,因为系统中用到了多个时钟,而我用的芯片一个锁相环最多支持5个输出,所以在设计中我需要用到两个PLL,而这两个PLL是共享同一个时钟源GCLK的。但是在编译的时候Quartusii9.1报warning,说Warning: The parameters of the PLL process:u8|pll_IQ:pll_IQ_inst|altpll:altpll_component|pll_IQ_altpll:auto_generated|pll1 and the PLL usb_ctrl:u11|pll_FIFO:pll_FIFO_inst|altpll: altpll_component|pll_FIFO_altpll2:auto_generated|pll1 do not have the same values - hence these PLLs cannot be merged。简化下,就是
The parameters of the PLL <name> and the PLL <name> do not have the same values - hence these PLLs cannot be merged。翻译过来就是说PLL1和PLL2它们的值不一样,因此这些PLL不能被合并。
Quartus的help上说不需要有什么动作。是不是就是说Quartus在综合的时候辨认出这里是需要两个锁相环的,不能用一个。这个warning我需要关心吗?还是说我就不用管它呢。
关键词: 关于 cycloneiii warning

共3条
1/1 1 跳转至页
回复
打赏帖 | |
---|---|
【Zephyr】MCXN947 Zephyr 开发入门适配shell被打赏20分 | |
【我要开发板】6.联合MATLAB记录数据被打赏50分 | |
【瑞萨RA2E1开发板】:使用ADC功能实现位移传感器采集方案被打赏20分 | |
【nRF7002DK】基于sht30的温湿度计被打赏20分 | |
【nRF7002DK】日志打印被打赏20分 | |
rtthread硬件加密-5hash加密分析被打赏10分 | |
【STM32F769】SD卡驱动及其调试经验分享被打赏32分 | |
【分享开发笔记,赚取电动螺丝刀】使用看门狗降低系统隐藏bug触发概率被打赏18分 | |
【STM32F769】调试SD驱动,由于其时钟配置不对引起的错误以及排查记录被打赏35分 | |
【分享开发笔记,赚取电动螺丝刀】MCUXpressoConfigTools配置外设时的异常解决被打赏24分 |