我的程序是参考正点原子的,原程序里的数据线是PB0-15的,现在是分开的PD,PE,顺序打乱了,我初始化是这数据线不知怎样编,大家是怎样处理这个问题的?而我看到hanshuyujifen2的FSMC 可变静态存储控制器,有点不解,能解释下吗?还有,能提供个LCD完整程序调试一下。可以发到我邮箱lingsking@126.com,先谢谢了
共8条
1/1 1 跳转至页
4楼
你有3.5的库吧?里边有工程包,有fsmc驱动代码的。你可以先把地址建立时间降低再弄。我刚开始的时候8m系统时钟,后来系统时钟成了72m就有问题了,加大地址时间就没问题了。
终于明白了,FSMC是这个芯片专门控制液晶的模块,各管脚使能这个功能后,不用再定义就自动是对应LCD那个管脚,数据线也一样,已经默认了,如果用上这个功能,PCB就存在BUG,我们不能在软件上再定义解决,RD和WR反了,至于怎样改,就要把它换回来都是可以的,在论坛也看到很多成功的例子。而正点原子例子上并没有用上个功能模块,他的数据线是PB0-15,,而使能,时钟的管脚就可以随便定义,数据寄存器是要连续的,就像FSMC也有专门数据寄存器一样。而现在电路做出来了,虽然不用大改,但可不可以不改电路,只使用FSMC的部分功能来实现呢?
共8条
1/1 1 跳转至页
回复
有奖活动 | |
---|---|
【有奖活动】分享技术经验,兑换京东卡 | |
话不多说,快进群! | |
请大声喊出:我要开发板! | |
【有奖活动】EEPW网站征稿正在进行时,欢迎踊跃投稿啦 | |
奖!发布技术笔记,技术评测贴换取您心仪的礼品 | |
打赏了!打赏了!打赏了! |
打赏帖 | |
---|---|
【换取逻辑分析仪】-硬件SPI驱动OLED屏幕被打赏36分 | |
Let'sdo第3期任务合集被打赏50分 | |
换逻辑分析仪+Verilog三态门被打赏27分 | |
换逻辑分析仪+Verilog多输出门被打赏24分 | |
【分享评测,赢取加热台】使用8051单片机驱动WS2812被打赏40分 | |
【换取逻辑分析仪】rtthread添加RRH62000传感器驱动-基于野火启明6M5被打赏48分 | |
换逻辑分析仪+Verilog多输入门被打赏27分 | |
【换取逻辑分析仪】基于ESP32和LVGL的音频数据动态显示系统被打赏48分 | |
与电子爱好者谈读图四被打赏50分 | |
Let‘s do 第三季 [电子测光表] 基础任务和进阶任务成果展示被打赏50分 |