高速转换器PCB设计考虑—第四部分: 层耦合
开关的1V信号,层间隔离为60dB时,非受
驱层将看到从受驱层耦合而来的1mV信号。
对于2Vp-p满量程摆幅的12位模数转换器
(ADC)而言,这意味着2LSB(最低有效位)的
耦合。对于特定的系统,这可能不成问题,
但应注意,当分辨率从12位提高到14位
时,灵敏度会提高四倍,因而误差将增大
到8LSB。
忽略交叉面/交叉层耦合可能不会导致系统
设计失败,或者削弱设计,但必须保持
警惕,因为两个层面之间的耦合可能比
想象的要多。
在目标频谱内发现噪声杂散耦合时,应注意
这一点。有时候,布局布线会导致非预期
信号或层交叉耦合至不同层。调试敏感系统
时请记住这一点:问题可能出在下面一层。
问:使用高速转换器时,有哪些
重要的PCB布局布线规则?
答:本系列的第一部分讨论
了为什么AGND和DGND接地
层未必一定分离,除非设计的
具体情况要求您必须这么做。
第二部分讨论了电源系统(PDS)
的设计,以及电源层和接地层
挤 压 在 一 起 如 何 能 提 供 额 外 的
电容。第三部分讨论了如何通过巧妙的
裸露焊盘(E-Pad)设计实现信号链设计的
最佳性能和散热效果。第四部分将讨论
高速转换器PCB设计考虑—第四部分,层耦合.pdf
有奖活动 | |
---|---|
【EEPW电子工程师创研计划】技术变现通道已开启~ | |
发原创文章 【每月瓜分千元赏金 凭实力攒钱买好礼~】 | |
【EEPW在线】E起听工程师的声音! | |
“我踩过的那些坑”主题活动——第001期 | |
高校联络员开始招募啦!有惊喜!! | |
【工程师专属福利】每天30秒,积分轻松拿!EEPW宠粉打卡计划启动! | |
送您一块开发板,2025年“我要开发板活动”又开始了! | |
打赏了!打赏了!打赏了! |
打赏帖 | |
---|---|
电流检测模块MAX4080S被打赏10分 | |
【我踩过的那些坑】calloc和malloc错误使用导致跑飞问题排查被打赏50分 | |
多组DCTODC电源方案被打赏50分 | |
【我踩过的那些坑】STM32cubeMX软件的使用过程中的“坑”被打赏50分 | |
新手必看!C语言精华知识:表驱动法被打赏50分 | |
【我踩过的那些坑】杜绑线问题被打赏50分 | |
【我踩过的那些坑】STM32的硬件通讯调试过程的“坑”被打赏50分 | |
【我踩过的那些坑】晶振使用的问题被打赏100分 | |
【我踩过的那些坑】电感选型错误导致的处理器连接不上被打赏50分 | |
【我踩过的那些坑】工作那些年踩过的记忆深刻的坑被打赏10分 |