使用ISE编译一个verilog HDL代码文档出现如下警告:
WARNING:Xst:737 - Found 8-bit latch for signal <count>. Latches may be generated from incomplete case or if statements. We do not recommend the use of latches in FPGA/CPLD designs, as they may lead to timing problems.
该文档内容如下:
module operation(
input rst_n,
input add,
input subtract,
output [7:0] q
);
reg [7:0] count;
always @ (add or subtract or rst_n)
begin
if(!rst_n)
count <= 0;
else if(!add)
count <= count + 1;
else if(!subtract)
count <= count - 1;
end
assign q = count;
endmodule
请问大虾们,这个警告怎么解决呢?先谢谢了。
共2条
1/1 1 跳转至页
额~解决了,代码修改如下:
module operation(
input clk_1M,
input rst_n,
input add,
input subtract,
output [7:0] q
);
reg [7:0] count;
always @ (posedge clk_1M or rst_n)
begin
if(!rst_n)
count <= 0;
else if(!add)
count <= count + 1;
else if(!subtract)
count <= count - 1;
end
assign q = count;
endmodule
说明:这是一个检测按键的module。我之前写成了组合逻辑电路,现改为时序逻辑电路就对了。看来需要深入了解组合逻辑电路和时序逻辑电路的语法以及应用场合。
module operation(
input clk_1M,
input rst_n,
input add,
input subtract,
output [7:0] q
);
reg [7:0] count;
always @ (posedge clk_1M or rst_n)
begin
if(!rst_n)
count <= 0;
else if(!add)
count <= count + 1;
else if(!subtract)
count <= count - 1;
end
assign q = count;
endmodule
说明:这是一个检测按键的module。我之前写成了组合逻辑电路,现改为时序逻辑电路就对了。看来需要深入了解组合逻辑电路和时序逻辑电路的语法以及应用场合。
共2条
1/1 1 跳转至页
回复
| 有奖活动 | |
|---|---|
| 硬核工程师专属补给计划——填盲盒 | |
| “我踩过的那些坑”主题活动——第002期 | |
| 【EEPW电子工程师创研计划】技术变现通道已开启~ | |
| 发原创文章 【每月瓜分千元赏金 凭实力攒钱买好礼~】 | |
| 【EEPW在线】E起听工程师的声音! | |
| 高校联络员开始招募啦!有惊喜!! | |
| 【工程师专属福利】每天30秒,积分轻松拿!EEPW宠粉打卡计划启动! | |
| 送您一块开发板,2025年“我要开发板活动”又开始了! | |
我要赚赏金打赏帖 |
|
|---|---|
| 在FireBeetle2ESP32-C5上实现温湿度检测和显示被打赏¥20元 | |
| 在FireBeetle2ESP32-C5上实现光照强度检测及显示被打赏¥21元 | |
| 以FireBeetle2ESP32-C5实现数据识读播报被打赏¥19元 | |
| 【STM32F103ZET6】14:实测STM32F1的串口输出任务的挂起与恢复功能被打赏¥27元 | |
| Chaos-nano在压力容器监控系统中的项目应用被打赏¥23元 | |
| 基于FireBeetle2ESP32-C5的WS2812B彩色灯带控制被打赏¥21元 | |
| SWM221CBT7显示开发板驱动TFT显示屏被打赏¥19元 | |
| SWM221CBT7显示开发板驱动OLED屏显示被打赏¥19元 | |
| SWM221CBT7显示开发板及其使用被打赏¥20元 | |
| 揭秘Chaos-nano:ArduinoProMini轻量级操作系统开发框架深度解析与实战应用被打赏¥19元 | |
我要赚赏金
