我选择第二种方案:申请PCB板,购买组委会提供的元器件包 实验名称:基于CPLD无刷直流电机驱动设计
实验概要:
完成功能:实现无刷直流电机开环,速度闭环控制,过流过压保护。 关注这个CPLD的DIY很久了,以前学过的51,但Verilog HDL是初次接触,想通过贵网站的DIY活动实现这个实验,能熟练掌握CPLD对各种外设、总线的操作。自己的方向是仪器仪表,也想为以后的FPGA学习打下基础。希望我能从这次活动中有所收获。