共1条
1/1 1 跳转至页
旁路电容及去耦电容

基于DSP开发系统的PCB设计对最终系统的性能有着重要的影响。特别是对于DSP,管脚多且管脚间的间距小,导致布线时线间距受到限制,容易受到干扰。为了有效抑制干扰,在布局时输入时钟应尽可能靠近DSP,使其输入线路尽可能短,并使晶振外壳接地;为了减小芯片上的电源电压瞬时过冲,在电源的输入端使用去耦电容;电源是系统的主要干扰源,使用旁路电容及去耦电容来尽量减小电源对系统的影响。在设计中,可以利用0.1μF的电容来避免内在的振动和高频噪声,利用10~100μF的旁路电容减小电压输出的脉动。基于以上考虑,DSP开发系统才能够稳定可靠地运行。
共1条
1/1 1 跳转至页
回复
有奖活动 | |
---|---|
“我踩过的那些坑”主题活动——第002期 | |
【EEPW电子工程师创研计划】技术变现通道已开启~ | |
发原创文章 【每月瓜分千元赏金 凭实力攒钱买好礼~】 | |
【EEPW在线】E起听工程师的声音! | |
高校联络员开始招募啦!有惊喜!! | |
【工程师专属福利】每天30秒,积分轻松拿!EEPW宠粉打卡计划启动! | |
送您一块开发板,2025年“我要开发板活动”又开始了! | |
打赏了!打赏了!打赏了! |