1、异步复位
2、同步复位
RTL视图
总结:
同步复位 缺点:占用了更多的逻辑资源,优点:降低亚稳态的出现
异步复位 缺点:如果rst信号在clk边沿的时候撤销,会造成亚稳态。
优点:利用了触发器的CLR端,充分利用资源
//异步复位
always @ (posedge clk or negedge i_rst)
if (!i_rst) begin
a <= 1'b0;
end
else begin
a <= 1'b1;
end
//同步复位
always @ (posedge clk )
if (!i_rst) begin
b <= 1'b0;
end
else begin
b <= 1'b1;
end
共2条
1/1 1 跳转至页
FPGA入门——同步复位与异步复位

只看楼主 1楼
FPGA入门——同步复位与异步复位
关键词: FPGA
共2条
1/1 1 跳转至页
回复
打赏帖 | |
---|---|
宏定义和const关键字定义被打赏5分 | |
【功率监测与控制系统DIY活动成果贴】DIY功率计与LabVIEW数据采集被打赏100分 | |
【Freertos】任务管理被打赏10分 | |
分享博世的两种不同的喷射系统模式被打赏5分 | |
汽车+开路实验与短路实验被打赏10分 | |
多点式电子控制汽油喷射系统知识分享被打赏10分 | |
分享机械控制式汽油喷射系统被打赏5分 | |
【分享开发笔记,赚取电动螺丝刀】解决基于CH341制作无线模块时芯片发热问题被打赏31分 | |
【分享开发笔记,赚取电动螺丝刀】使用STM32F103ZE主控调试RS485通讯的避坑经验被打赏36分 | |
【分享开发笔记,赚取电动螺丝刀】移植xprintf模块被打赏27分 |