1、异步复位
2、同步复位
RTL视图
总结:
同步复位 缺点:占用了更多的逻辑资源,优点:降低亚稳态的出现
异步复位 缺点:如果rst信号在clk边沿的时候撤销,会造成亚稳态。
优点:利用了触发器的CLR端,充分利用资源
//异步复位
always @ (posedge clk or negedge i_rst)
if (!i_rst) begin
a <= 1'b0;
end
else begin
a <= 1'b1;
end
//同步复位
always @ (posedge clk )
if (!i_rst) begin
b <= 1'b0;
end
else begin
b <= 1'b1;
end
共2条
1/1 1 跳转至页
FPGA入门——同步复位与异步复位
只看楼主 1楼
FPGA入门——同步复位与异步复位
关键词: FPGA
共2条
1/1 1 跳转至页
回复
有奖活动 | |
---|---|
【有奖活动——B站互动赢积分】活动开启啦! | |
【有奖活动】分享技术经验,兑换京东卡 | |
话不多说,快进群! | |
请大声喊出:我要开发板! | |
【有奖活动】EEPW网站征稿正在进行时,欢迎踊跃投稿啦 | |
奖!发布技术笔记,技术评测贴换取您心仪的礼品 | |
打赏了!打赏了!打赏了! |