1-5 IP是知识产权核或知识产权模块的意思,在EDA技术开发中占有十分重要的地位。美国Dataquest公司将半导体产业的IP 定义为用于ASIC或FPGA中的预先设计好的电路功能模块。IP分软IP,固IP,硬IP。目前的IP 已经成为IC 设计的一项独立技术,称为实现SOC设计的设计支撑以及ASIC设计方法学中的分支学科。目前对IP的实际内涵的界定为为了易于重用而按嵌入式应用专门设计的,诸如数据线输入输出复用,地址数据线分时复用,数据串并转换以及行列等分译码等,在嵌入式RAM中将被去除,不仅节省了芯片面积,而且大大提高了读写速度。其次,IP能经得起成百上千次的使用,IP的每一点优化都将产生千百倍甚至更大的倍增效益。
1-6 设计输入原理图→综合→适配→时序仿真与功能仿真→编程下载→硬件测试
设计输入编辑器,用于设计输入原理图;
HDL综合器,用于生成一种或多种文件格式网表文件,在这种网表文件中用各自的格式描述电路的结构;
仿真器,让计算机根据一定的算法和一定的仿真库对EDA设计进行模拟测试,以验证设计排除错误;
适配器,将由综合器产生的网表文件配置于指定的目标器件中,使之产生最终的下载文件;
下载器,把配置后产生的下载或配置文件,通过编程器或编程电缆向FPGA或CPLD下载,以便进行硬件调试和验证。