隔离开关并联电阻对 VFTO 的限隔离开关采用并联分、合闸电阻,对 VFTO 有十分明显的限制作用。电阻接入时 间只要几十微秒,即可起到限制作用。分合 闸电阻值可共用一个电阻。装有分、合闸电 阻的隔离开关的内部结构和动作过程示意图 见图 5-1[5]。 分合闸电阻值与 VFTO 的关系,见图 5-2。有无并联分合闸电阻情况下的 VFTO 波 形图见图 5-3 和图 5-4 。 由图 5-2 可以看出,随着无分合闸电阻的 增加,VFTO 降低。分合闸电阻值在 300~ 1000Ω范围内,VFTO 变化很小,而且均在 允许范围内。 分合闸电阻值与电阻上的电压关 系,见图 5-5。随着分合闸电阻的增加,
有奖活动 | |
---|---|
【EEPW电子工程师创研计划】技术变现通道已开启~ | |
发原创文章 【每月瓜分千元赏金 凭实力攒钱买好礼~】 | |
【EEPW在线】E起听工程师的声音! | |
“我踩过的那些坑”主题活动——第001期 | |
高校联络员开始招募啦!有惊喜!! | |
【工程师专属福利】每天30秒,积分轻松拿!EEPW宠粉打卡计划启动! | |
送您一块开发板,2025年“我要开发板活动”又开始了! | |
打赏了!打赏了!打赏了! |
打赏帖 | |
---|---|
多组DCTODC电源方案被打赏50分 | |
【我踩过的那些坑】STM32cubeMX软件的使用过程中的“坑”被打赏50分 | |
新手必看!C语言精华知识:表驱动法被打赏50分 | |
【我踩过的那些坑】杜绑线问题被打赏50分 | |
【我踩过的那些坑】STM32的硬件通讯调试过程的“坑”被打赏50分 | |
【我踩过的那些坑】晶振使用的问题被打赏100分 | |
【我踩过的那些坑】电感选型错误导致的处理器连接不上被打赏50分 | |
【我踩过的那些坑】工作那些年踩过的记忆深刻的坑被打赏10分 | |
【我踩过的那些坑】DRC使用位置错误导致的问题被打赏100分 | |
我踩过的那些坑之混合OTL功放与落地音箱被打赏50分 |