共1条
1/1 1 跳转至页
如何为高性能模拟-数字转换器设计变压器耦合型前端

作者:Rob Reeder,Salina Downing
前言
采用高输入频率(IF)的高速模拟-数字变换器(ADC)的系
统,其设计一直被证明是一项具有挑战性的任务。而变压器的
采用则使得这一任务变得更为困难,因为变压器存在固有的非
线性,这些非线性特性会造成性能难以达到标准。本文就高速
分级比较(sub-ranging)ADC 采用变压器耦合前端设计时应该
注意的问题进行了分类说明。
设计参数
在设计前端时有若干重要的参数需要予以考虑。
输入阻抗是设计的特性阻抗。在大多数情况下它的量值为50Ω,
但是某些设计也会要求采用其他阻抗值。变压器本质上是跨阻
如何为高性能模拟-数字转换器设计变压器耦合型前端.pdf
关键词: 何为 高性能 模拟 数字 转换器 设计 变压器 耦
共1条
1/1 1 跳转至页
回复
打赏帖 | |
---|---|
嵌入式LinuxC语言程序调试和宏使用技巧被打赏50分 | |
让代码中包含最新的编译时间信息被打赏50分 | |
rtthread硬件加密--2crc加密分析被打赏10分 | |
【分享开发笔记,赚取电动螺丝刀】mcxa156使用低功耗定时器适配硬件RTC框架被打赏26分 | |
【STM32F769】AI之与本地deepseek对接被打赏50分 | |
Buck电路工作在CCM模式下电感电流的计算公式是什么?被打赏5分 | |
buck电路工作原理被打赏5分 | |
基于MSPM0L1306的MODBUS-RTU协议通讯实验被打赏100分 | |
我想要一部加热台+多合一调试工具被打赏18分 | |
每周了解几个硬件知识+485硬件知识分享被打赏10分 |