共1条
1/1 1 跳转至页
如何为高性能模拟-数字转换器设计变压器耦合型前端

作者:Rob Reeder,Salina Downing
前言
采用高输入频率(IF)的高速模拟-数字变换器(ADC)的系
统,其设计一直被证明是一项具有挑战性的任务。而变压器的
采用则使得这一任务变得更为困难,因为变压器存在固有的非
线性,这些非线性特性会造成性能难以达到标准。本文就高速
分级比较(sub-ranging)ADC 采用变压器耦合前端设计时应该
注意的问题进行了分类说明。
设计参数
在设计前端时有若干重要的参数需要予以考虑。
输入阻抗是设计的特性阻抗。在大多数情况下它的量值为50Ω,
但是某些设计也会要求采用其他阻抗值。变压器本质上是跨阻
如何为高性能模拟-数字转换器设计变压器耦合型前端.pdf
关键词: 何为 高性能 模拟 数字 转换器 设计 变压器 耦
共1条
1/1 1 跳转至页
回复
有奖活动 | |
---|---|
“我踩过的那些坑”主题活动——第002期 | |
【EEPW电子工程师创研计划】技术变现通道已开启~ | |
发原创文章 【每月瓜分千元赏金 凭实力攒钱买好礼~】 | |
【EEPW在线】E起听工程师的声音! | |
高校联络员开始招募啦!有惊喜!! | |
【工程师专属福利】每天30秒,积分轻松拿!EEPW宠粉打卡计划启动! | |
送您一块开发板,2025年“我要开发板活动”又开始了! | |
打赏了!打赏了!打赏了! |