我选择第二种方案:申请PCB板,购买组委会提供的元器件包
实验名称:基于CPLD的数字电路逻辑设计和时钟分频设计
实验概要:完成功能:实现74系列的逻辑门功能,通过有源晶振实现多种频率输出,同时数码管,液晶显示。
之前都是学习单片机,用的是C语言编程,但很多工作要求都是有一定的FPGA设计经验,故想学习下VHDL语言,周围几乎没有人学FPGA,所以想和各位一起学习,一起进步。现在还不知道具体能实现多复杂的功能,所以从时钟分频实验开始吧,只要着手了。就可以一步一步成为高手了!谢谢。。