这些小活动你都参加了吗?快来围观一下吧!>>
电子产品世界 » 论坛首页 » 嵌入式开发 » MCU » 对上拉下拉电阻的作用作个总结(想了解的过来看看)

共8条 1/1 1 跳转至

对上拉下拉电阻的作用作个总结(想了解的过来看看)

工程师
2014-11-09 21:47:18     打赏


一、定义:
上拉就是将不确定的信号通过一个电阻嵌位在高电平!电阻同时起限流作用!下拉同理!
上拉是对器件注入电流,下拉是输出电流;弱强只是上拉电阻的阻值不同,没有什么严格区分;对于非集电极(或漏极)开路输出型电路(如普通门电路)提升电流和电压的能力是有限的,上拉电阻的功能主要是为集电极开路输出型电路输出电流通道。
二、上下拉电阻作用:
1、提高电压准位:a.当TTL电路驱动COMS电路时,如果TTL电路输出的高电平低于COMS电路的最低高电平(一般为3.5V), 这时就需要在TTL的输出端接上拉电阻,以提高输出高电平的值。b.OC门电路必须加上拉电阻,以提高输出的搞电平值。
2、加大输出引脚的驱动能力,有的单片机管脚上也常使用上拉电阻。
3、N/A pin防静电、防干扰:在COMS芯片上,为了防止静电造成损坏,不用的管脚不能悬空,一般接上拉电阻产生降低输入阻抗, 提供泄荷通路。同時管脚悬空就比较容易接受外界的电磁干扰。
4、电阻匹配,抑制反射波干扰:长线传输中电阻不匹配容易引起反射波干扰,加上下拉电阻是电阻匹配,有效的抑制反射波干扰。
5、预设空间状态/缺省电位:在一些 CMOS 输入端接上或下拉电阻是为了预设缺省电位. 当你不用这些引脚的时候, 这些输入端下拉接 0 或上拉接 1。在I2C总线等总线上,空闲时的状态是由上下拉电阻获得
6. 提高芯片输入信号的噪声容限:输入端如果是高阻状态,或者高阻抗输入端处于悬空状态,此时需要加上拉或下拉,以免收到随机电平而影响电路工作。同样如果输出端处于被动状态,需要加上拉或下拉,如输出端仅仅是一个三极管的集电极。从而提高芯片输入信号的噪声容限增强抗干扰能力。
{电源到元件间的叫上拉电阻,作用是平时使该脚为高电平 
地到元件间的叫下拉电阻,作用是平时使该脚为低电平 
上拉电阻和下拉电阻的范围由器件来定(我们一般用10K) 
+Vcc 
+------+=上拉电阻 
|+-----+ 
|元件| 
|+-----+ 
+------+=下拉电阻 
-Gnd 
一般来说上拉或下拉电阻的作用是增大电流,加强电路的驱动能力 
比如说51的p1口 
还有,p0口必须接上拉电阻才可以作为io口使用 
上拉和下拉的区别是一个为拉电流,一个为灌电流 
一般来说灌电流比拉电流要大 
也就是灌电流驱动能力强一些}
三、上拉电阻阻值的选择原则包括:
1、从节约功耗及芯片的灌电流能力考虑应当足够大;电阻大,电流小。
2、从确保足够的驱动电流考虑应当足够小;电阻小,电流大。
3、对于高速电路,过大的上拉电阻可能边沿变平缓。综合考虑
以上三点,通常在1k到10k之间选取。对下拉电阻也有类似道理
四、原理:
——回复可见内容——

工程师
2014-11-10 00:04:12     打赏
2楼
茅塞顿开。。

菜鸟
2014-11-10 10:08:28     打赏
3楼
OC门电路也叫做集电极开路输出门电路。它的输出端,就是一只集电极开路的晶体管的集电极。

高工
2014-11-10 10:11:48     打赏
4楼
看一看,了解了解

助工
2014-11-10 19:00:02     打赏
5楼
豁然开朗

菜鸟
2014-11-10 19:49:10     打赏
6楼

高工
2014-11-10 22:16:07     打赏
7楼
楼主总结的还真是详细,多谢分享,下来学习下

院士
2014-11-10 23:15:14     打赏
8楼
学习了,谢谢楼主。

共8条 1/1 1 跳转至

回复

匿名不能发帖!请先 [ 登陆 注册 ]