EEPW论坛
网站首页
首页
特色版块
企业专区
电子DIY
活动通道
最新帖
开发板试用
签到
首页
STM32
电源与模拟
物联网技术
OpenVINO生态社区
Xilinx
STM32
GD32
ADI
TI
Linear
Microchip
Renesas
Cypress
Mouser
Burnon
我的四轴 DIY
键盘 DIY
树莓派DIY
功放 DIY
3D打印 DIY
智能车DIY
LightCube DIY
QuadCopter DIY
51 DIY
MCU DIY
FPGA DIY
ARM DIY
CPLD DIY
DSP DIY
拆解+DIY
电子产品世界
»
论坛首页
»
Xilinx
Xilinx -
E
全部
|
精华
|
求助
|
下载
共573条 6/15
|‹
‹
4
5
6
7
8
9
›
›|
跳转至
页
【Nexys3】难得的数字电路实验原始工程文件_Lab4_hex7seg.rar
583199723
|
浏览:1939
|
回复:1
|
shiranbest
2013-01-23 15:16:52
ise11.1破解license
gemini820620
|
浏览:12929
|
回复:22
|
yantaixu0120
2013-01-14 17:28:18
Virtex6 时钟管理模块怎么添加?MMCM
fenglema
|
浏览:2293
|
回复:0
|
fenglema
2013-01-11 10:53:44
xps_ll_temac license
502593045
|
浏览:2619
|
回复:2
|
502593045
2013-01-08 10:03:38
关于SDK的debug的问题
tanyushuang727
|
浏览:2485
|
回复:3
|
HXW718059156
2012-12-29 14:00:04
(转)有关MATLAB与Modelsim联合仿真
dreamjsc
|
浏览:6741
|
回复:9
|
tanglj86
2012-12-25 12:18:38
在EDK里面,如何通过PLB总线对MPMC进行读写?
tanyushuang727
|
浏览:3182
|
回复:2
|
HXW718059156
2012-12-15 11:06:47
请问有对EDK中的MPMC的NPI接口熟悉的吗?
tanyushuang727
|
浏览:3035
|
回复:1
|
HXW718059156
2012-11-21 16:04:49
关于Spartan6中的MicroBlaze软核的使用,总线PLB4.6接口的问题~
tanyushuang727
|
浏览:7570
|
回复:8
|
HXW718059156
2012-11-09 21:14:21
基于verilog的二-十进制转换器(BCD转换器)实现
dreamjsc
|
浏览:7334
|
回复:2
|
kobe1941
2012-10-05 09:18:39
virtex-5 PLL_ADV警告
gxiaob
|
浏览:3144
|
回复:1
|
zyz013920
2012-09-13 16:18:42
ise综合问题
zhrscut
|
浏览:2567
|
回复:2
|
HXW718059156
2012-08-31 21:42:54
FIR compiler 是否可以产生多频率滤波器
lindajillduan
|
浏览:2745
|
回复:2
|
lindajillduan
2012-08-23 09:44:41
关于verilog中的#的疑问
502593045
|
浏览:3172
|
回复:6
|
HXW718059156
2012-08-16 17:30:12
ISE约束手册(分享)
Jason_Zhang
|
浏览:3728
|
回复:7
|
碧水2012
2012-08-15 11:44:36
Xilinx ISE Design Suite10.x FPGA开发指南:逻辑设计篇
gxb2525775
|
浏览:2209
|
回复:0
|
gxb2525775
2012-07-30 22:34:05
基于V5的PCI-E数据采集疑问,求解答
zengmouzm
|
浏览:3857
|
回复:7
|
少将师长
2012-07-19 11:21:53
verilog HDL语法警告
502593045
|
浏览:3393
|
回复:1
|
502593045
2012-06-29 21:13:16
关于ISE顶层模块调用子模块时钟问题
haoxin2010
|
浏览:6748
|
回复:0
|
haoxin2010
2012-06-27 22:13:54
利用 2.1i 版软件约束 Virtex 设计
Rancho
|
浏览:2305
|
回复:0
|
Rancho
2012-06-19 11:28:54
利用 CoolRunner-II CPLD 进行高速设计
Rancho
|
浏览:2168
|
回复:0
|
Rancho
2012-06-19 11:25:22
使用 2.1i 版 Xilinx 设计管理器和流程引擎 (DMFE)
Rancho
|
浏览:1911
|
回复:0
|
Rancho
2012-06-19 10:51:05
2.1i 版布局规划器支持 Virtex FPGA
Rancho
|
浏览:2174
|
回复:0
|
Rancho
2012-06-19 10:49:26
PACE 实现前的管脚布局创建
Rancho
|
浏览:1638
|
回复:0
|
Rancho
2012-06-19 10:47:53
利用 Virtex-4 EasyPath FPGA 的“在系统 ECO”功能
Rancho
|
浏览:2250
|
回复:0
|
Rancho
2012-06-19 10:47:03
与 Synplicity 和 Exemplar 的交叉探测
Rancho
|
浏览:2095
|
回复:0
|
Rancho
2012-06-19 10:22:56
Design Tips for HDL Implementation of Arithmetic Functions
Rancho
|
浏览:1445
|
回复:0
|
Rancho
2012-06-19 10:21:52
利用 SRL16E 节省成本
Rancho
|
浏览:1638
|
回复:0
|
Rancho
2012-06-19 10:13:15
利用 CoolRunner-II CPLD 创建交叉点开关
Rancho
|
浏览:1865
|
回复:0
|
Rancho
2012-06-19 10:02:24
CoolRunner-II特性LCD模块接口
Rancho
|
浏览:1573
|
回复:0
|
Rancho
2012-06-19 09:59:49
使用带 OMAP 的 CoolRunner-II , XScale, i.MX 和其他芯片
Rancho
|
浏览:1699
|
回复:0
|
Rancho
2012-06-19 09:58:47
适用于 Virtex-4 RocketIO MGT 的开关电源
Rancho
|
浏览:2020
|
回复:0
|
Rancho
2012-06-19 09:56:00
Virtex-4 RocketIO 误码率测试器
Rancho
|
浏览:1636
|
回复:0
|
Rancho
2012-06-19 09:40:36
在数字视频应用中使用 CoolRunner-II CPLD
Rancho
|
浏览:1721
|
回复:0
|
Rancho
2012-06-19 09:37:59
Virtex-5 fpga音频/视频连接解决方案
Rancho
|
浏览:1676
|
回复:0
|
Rancho
2012-06-19 09:35:23
Spartan-3E/ 3 fpga 1:7反序列化速度高达666 Mbps
Rancho
|
浏览:1832
|
回复:0
|
Rancho
2012-06-19 09:29:40
参考设计:Logicore OPB USB 2.0设备
Rancho
|
浏览:1502
|
回复:0
|
Rancho
2012-06-19 09:27:36
在Spartan3E/ 3 fpga7:1序列化中速度高达666 Mbps
Rancho
|
浏览:1549
|
回复:0
|
Rancho
2012-06-19 09:26:08
利用CoolRunner-II CPLD设计数码相机
Rancho
|
浏览:1329
|
回复:0
|
Rancho
2012-06-19 09:17:18
Chroma Resampler
Rancho
|
浏览:1525
|
回复:0
|
Rancho
2012-06-19 09:14:33
全部
|
精华
共573条 6/15
|‹
‹
4
5
6
7
8
9
›
›|
跳转至
页
发新帖
每日签到
热门分类
键盘DIY第二期
键盘DIY第一期
综合技术
LED
电源技术
无线技术
测试测量
单片机
FPGA/CPLD
功放DIY
树莓派DIY
Banana Pi
SINLINX
Xilinx