verilog有四中循环方式 分别是 forever,repeat while for initial begin clk = 0; wait(reset == 1'b1) forever #25 clk = ~clk; end 其中wait 为电平控制,与posedge 和negedge不一样的是,他们是触发控制 if (reset = 1'b0) repeat(10) begin temp = data[15]; data = {data<<1,temp}; end location = 0; if(data[0] == 0) location = 32; else while(data[0] == 0) begin location += 1; data <<1; end for就省略了。 还有一种零延迟循环,即 always begin .... end |
共2条
1/1 1 跳转至页
循环的verilog实现方式

Verilog循环方式
[em09][em09][em09][em09][em09]
关键词: 循环 verilog 实现 方式
共2条
1/1 1 跳转至页
回复
有奖活动 | |
---|---|
【EEPW电子工程师创研计划】技术变现通道已开启~ | |
发原创文章 【每月瓜分千元赏金 凭实力攒钱买好礼~】 | |
【EEPW在线】E起听工程师的声音! | |
“我踩过的那些坑”主题活动——第001期 | |
高校联络员开始招募啦!有惊喜!! | |
【工程师专属福利】每天30秒,积分轻松拿!EEPW宠粉打卡计划启动! | |
送您一块开发板,2025年“我要开发板活动”又开始了! | |
打赏了!打赏了!打赏了! |
打赏帖 | |
---|---|
多组DCTODC电源方案被打赏50分 | |
【我踩过的那些坑】STM32cubeMX软件的使用过程中的“坑”被打赏50分 | |
新手必看!C语言精华知识:表驱动法被打赏50分 | |
【我踩过的那些坑】杜绑线问题被打赏50分 | |
【我踩过的那些坑】STM32的硬件通讯调试过程的“坑”被打赏50分 | |
【我踩过的那些坑】晶振使用的问题被打赏100分 | |
【我踩过的那些坑】电感选型错误导致的处理器连接不上被打赏50分 | |
【我踩过的那些坑】工作那些年踩过的记忆深刻的坑被打赏10分 | |
【我踩过的那些坑】DRC使用位置错误导致的问题被打赏100分 | |
我踩过的那些坑之混合OTL功放与落地音箱被打赏50分 |