VerilogHDL及其Testbench编写方法
1 Verilog HDL的基本观点
1) 观点1:module内每个基本模块之间是并行运行的。
2) 观点2:每个模块相当于一个连续赋值的过程。
3) 观点3:方程和任务是共享代码的最基本方式。
4) 观点4:同语言可用于生成模拟激励和指定测试的验证约束条件。
5) 观点5:库的概念相当于Visual C++中的DLL概念。
6) 观点6:文件与文件之间的关系可以使用C++中的*.h和*.cpp之关系理解。
2 设计建模的三种方式
1) 行为描述方式。过程化结构,每个结构之间是并行的。
2) 数据流方式。连续赋值语句方式,每个赋值语句之间是并行的,且赋值语句和结构之间是并行的。
3) 结构化方式。门和模块实例化语句。
3 两者数据类型
1) 线网数据类型wire:表示构件间的物理连线;
2) 寄存器数据类型reg:表示抽象的数据存储元件。
......
VerilogHDL及其Testbench编写方法.pdf
VerilogHDL及其Testbench编写方法


3楼
QII中的仿真工具是激励波形输入的,不方便,而且QII的仿真功能是远不能与Modelsim相提并论的。
仅仅使用波形输入,只能完成简单的、小型项目的验证。对于复杂的项目,Testbench是必须的,而且Testbench可以将需要的数据输出到文件,用其它工具(如Matlab)做验证。
学FPGA,Testbench是必须的,我的个人观点。
仅仅使用波形输入,只能完成简单的、小型项目的验证。对于复杂的项目,Testbench是必须的,而且Testbench可以将需要的数据输出到文件,用其它工具(如Matlab)做验证。
学FPGA,Testbench是必须的,我的个人观点。






回复
打赏帖 | |
---|---|
【STM32F769】AI之与本地deepseek对接被打赏50分 | |
Buck电路工作在CCM模式下电感电流的计算公式是什么?被打赏5分 | |
buck电路工作原理被打赏5分 | |
基于MSPM0L1306的MODBUS-RTU协议通讯实验被打赏100分 | |
我想要一部加热台+多合一调试工具被打赏18分 | |
每周了解几个硬件知识+485硬件知识分享被打赏10分 | |
【换取手持数字示波器】树莓派PICO调试器官方固件本地化部署实践被打赏24分 | |
【换取手持数字示波器】分享一个KEIL无法识别CMSIS-DAP调试器的解决办法被打赏20分 | |
【换取手持数字示波器】分享一个自制的ArduinoNano扩展板底板被打赏23分 | |
【换取手持示波器】树莓派PICOW网页烟花被打赏18分 |