ddi为16位数据线。0~100ns为常数8,100ns~200ns为常数16。从200ns开始,以40ns为步长由0开始向上计数,但是计数值为5的一段(400ns~440ns)改为48。
共5条
1/1 1 跳转至页
testbench中如何描述复杂无规则类型信号的激励?

2楼
按下面的写法就可以了。其中CLK和DDI之间的关系我未处理,你自己处理吧。
`timescale 1ns / 1ps
initial
begin
ddi = 8;
#100;
ddi = 16;
#100;
cnt = 0;
while(1)
begin
cnt = cnt + 1;
if( cnt == 5 )
ddi = 48;
else
ddi = cnt;
#40;
end
end
我未做仿真,如果有什么问题请提出

3楼
写Testbench时牢牢记住一点就行:testbench是软件,严格按照verilog的语义,不必考虑它的硬件可实现性,所以尽量用高层的语言来实现

共5条
1/1 1 跳转至页
回复
有奖活动 | |
---|---|
“我踩过的那些坑”主题活动——第002期 | |
【EEPW电子工程师创研计划】技术变现通道已开启~ | |
发原创文章 【每月瓜分千元赏金 凭实力攒钱买好礼~】 | |
【EEPW在线】E起听工程师的声音! | |
高校联络员开始招募啦!有惊喜!! | |
【工程师专属福利】每天30秒,积分轻松拿!EEPW宠粉打卡计划启动! | |
送您一块开发板,2025年“我要开发板活动”又开始了! | |
打赏了!打赏了!打赏了! |