我用quartusII的megawizard生成了一个锁相环,请问怎么用moelsim来仿真?
我把库编译好了,然而仿真时输出是不定态,如下图所示。我觉得不应该是输出还没有锁定,因为我的输入时钟周期是20ns的,而我仿真时长为2us,不可能还没锁定,而且即使没有锁定也不该是不定态,也是有输出的,请问是怎么回事呢?
我自己新建了一个工程:Quartus II V9.1, Modelsim SE 6.5C, EP2C35F672C6, Verilog
Modelsim下做行为仿真,结果正确:
Quartus II下仿真结果和你的一样。
Quartus II做仿真时有提示如下:
我想应该就是这个原因。看来Altera打算放弃自己的Simulator了。
如果需要的话,我可以把工程上传。
打赏帖 | |
---|---|
【STM32F769】调试SD驱动,由于其时钟配置不对引起的错误以及排查记录被打赏35分 | |
C语言函数宏的三种封装方式被打赏50分 | |
【STM32F769】记一次由于开启D-Cache之后DMA数据传输出错的问题查找与解决被打赏35分 | |
嵌入式LinuxC语言程序调试和宏使用技巧被打赏50分 | |
让代码中包含最新的编译时间信息被打赏50分 | |
【分享开发笔记,赚取电动螺丝刀】STM32F769LVGL优化显示被打赏26分 | |
rtthread硬件加密--2crc加密分析被打赏10分 | |
【分享开发笔记,赚取电动螺丝刀】STM32F769驱动ST7789以及显示优化被打赏36分 | |
【分享开发笔记,赚取电动螺丝刀】S32K146 PAL模拟I2C驱动适配被打赏23分 | |
我想要一部加热台+电源硬件设计规范被打赏16分 |