如题,我在弄。但是出问题了。我也看了网上说加库什么的,我都加了,
这个是错误的原因:
# ** Error: D:/Xilinx92i/practice02/mydds.v(349): Module 'C_GATE_BIT_V7_0' is not defined.
# ** Error: D:/Xilinx92i/practice02/mydds.v(437): Module 'C_REG_FD_V7_0' is not defined.
# ** Error: D:/Xilinx92i/practice02/mydds.v(582): Module 'C_ADDSUB_V7_0' is not defined.
# ** Error: D:/Xilinx92i/practice02/mydds.v(627): Module 'C_REG_FD_V7_0' is not defined.
# ** Error: D:/Xilinx92i/practice02/mydds.v(672): Module 'C_REG_FD_V7_0' is not defined.
# ** Error: D:/Xilinx92i/practice02/mydds.v(691): Module 'LUT4' is not defined.
# ** Error: D:/Xilinx92i/practice02/mydds.v(710): Module 'LUT4' is not defined.
# ** Error: D:/Xilinx92i/practice02/mydds.v(876): Module 'BLKMEMDP_V6_0' is not defined.
# ** Error: D:/Xilinx92i/practice02/mydds.v(924): Module 'C_REG_FD_V7_0' is not defined.
# ** Error: D:/Xilinx92i/practice02/mydds.v(985): Module 'C_GATE_BIT_V7_0' is not defined.
# ** Error: D:/Xilinx92i/practice02/mydds.v(1017): Module 'C_SHIFT_FD_V7_0' is not defined.
# ** Error: D:/Xilinx92i/practice02/mydds.v(1065): Module 'C_REG_FD_V7_0' is not defined.
# Optimization failed
# Error loading design
我就不懂了,这个要怎么改啊?还是没加库什么的加的少了,还是错了?
求大牛们看看。
我要赚赏金打赏帖 |
|
|---|---|
| 【FreeRtos】FreeRtos + MPU模块的配置使用被打赏¥32元 | |
| 【分享开发笔记,赚取电动螺丝刀】墨水屏文本显示器被打赏¥25元 | |
| 【STEVAL-STWINKT1B】:结合STMcubeMX读取磁力计iis2mdc被打赏¥19元 | |
| 【STEVAL-STWINKT1B】:结合STMcubeMX读取LPS22HH气压、温度被打赏¥19元 | |
| 【STEVAL-STWINKT1B】:结合STMcubeMX读取STTS751温度被打赏¥17元 | |
| 【STEVAL-STWINKT1B】:结合STMcubeMX软件读取HTS221温湿度被打赏¥22元 | |
| M5PAPERESP32EINKDEVKIT评测|使用MicroPython开发M5Paper被打赏¥15元 | |
| OK1126B-S开发板下以导航按键控制云台/机械臂姿态调整被打赏¥29元 | |
| 【树莓派5】便携热成像仪被打赏¥36元 | |
| 【树莓派5】环境监测仪被打赏¥35元 | |
我要赚赏金
