在FPGA开发中,经常性会遇到整个系统不止一个时钟,如果需要在两个时钟间交互,则需要时钟切换操作,通常可以分为控制信号和数据信号的跨时钟域处理。
(1)控制信号:此种信号一般只有1bit,可以在接收端加入双触发结构,即使用两个触发器去采集这个控制信号,即使第一个触发器端采集发生了亚稳态,第二个触发器则应该能避免亚稳态;但是此种结构适用于慢时钟域到快时钟域的切换,如果做快时钟域到慢时钟域的切换,则需要加入前提条件,从快时钟域出来的控制信号的有效宽度应为 2倍的慢时钟周期,这样可以避免控制信号被漏采的问题。
(2)数据信号:此种信号往往不止1bit,如果同样采用双触发器结构,则可能会造成信号的不同步,通常对数据信号采用握手协议或者FIFO作为时钟切换的方法。由于采用握手协议数据的吞吐率较低,FIFO是现在最常用的方法。
打赏帖 | |
---|---|
【Zephyr】MCXN947 Zephyr 开发入门适配shell被打赏20分 | |
【我要开发板】6.联合MATLAB记录数据被打赏50分 | |
【瑞萨RA2E1开发板】:使用ADC功能实现位移传感器采集方案被打赏20分 | |
【nRF7002DK】基于sht30的温湿度计被打赏20分 | |
【nRF7002DK】日志打印被打赏20分 | |
rtthread硬件加密-5hash加密分析被打赏10分 | |
【STM32F769】SD卡驱动及其调试经验分享被打赏32分 | |
【分享开发笔记,赚取电动螺丝刀】使用看门狗降低系统隐藏bug触发概率被打赏18分 | |
【STM32F769】调试SD驱动,由于其时钟配置不对引起的错误以及排查记录被打赏35分 | |
【分享开发笔记,赚取电动螺丝刀】MCUXpressoConfigTools配置外设时的异常解决被打赏24分 |