共6条
1/1 1 跳转至页
Cyclone3 I/O逻辑电平兼容问题

3楼
谢谢!请问您说的慢速是多慢呢?另外,我的DDR的DQ、DQS是随意连接的,并没有连接到FPGA的专用存储器接口上,不知道这样的话会造成什么样的影响呢?

5楼
嗯,好的。是不是我就可以理解成,FPGA上所谓的DQ、DQS专用管脚,也不过是多加了几个寄存器,在输入信号的时序上做了一些调整,这样用户就省去了自己计算建立保持时间的麻烦。但是如果随意连接这些管脚,只要我们查看下DDR的手册,在设计的时候考虑到DDR建立保持的时间,就可以避免出现问题。
共6条
1/1 1 跳转至页
回复
打赏帖 | |
---|---|
【Zephyr】使用Zephyr外设初始化过程解析被打赏30分 | |
【S32K146】S32DS watchdog 配置使用被打赏20分 | |
【Zephyr】使用 IAR 调试 Zephyr 镜像被打赏20分 | |
赚取电动螺丝刀+电源电路理论知识分享1被打赏5分 | |
我想要一部加热台+分享常见运算放大器电路的应用被打赏5分 | |
【Zephyr】MCXN947 Zephyr 开发入门适配shell被打赏20分 | |
我想要一部加热台+常见的MOS管驱动电路被打赏5分 | |
【我要开发板】6.联合MATLAB记录数据被打赏50分 | |
【换取手持数字示波器】MicrochipMPLABHarmony框架下串口调试printf输出记录被打赏29分 | |
【瑞萨RA2E1开发板】:使用ADC功能实现位移传感器采集方案被打赏20分 |