共10条
1/1 1 跳转至页
请问大婶们 DSP和FPGA 怎么连接
6楼
双端口RAM和FIFO本质并没有多大区别,都是解决异步时钟域数据同步的有效手段,从实现的角度来讲,前者的控制稍复杂些,但效率高,如果你的FPGA资源足够大的话,使用编译器(quartus-II或者ISE)自带的IP实现最好。
就你所言,这里你需要处理的是大数据量的图像信息,所以使用并行总线传输是首先,分两种情况考虑:
1、数据与地址分开的情况:需要时钟线、读写线,地址总线和数据总线(典型参考如ARM的APB总线)
2、数据线与地址复用的情况:需要始时钟线、读写线,地址锁存线和地址/数据总线(典型参考如ADuC7026中的memory- bus总线)
时钟信号和控制信号都由master控制,slave根据始终信号进行同步,根据控制信号进行读写状态更新
就你所言,这里你需要处理的是大数据量的图像信息,所以使用并行总线传输是首先,分两种情况考虑:
1、数据与地址分开的情况:需要时钟线、读写线,地址总线和数据总线(典型参考如ARM的APB总线)
2、数据线与地址复用的情况:需要始时钟线、读写线,地址锁存线和地址/数据总线(典型参考如ADuC7026中的memory- bus总线)
时钟信号和控制信号都由master控制,slave根据始终信号进行同步,根据控制信号进行读写状态更新
共10条
1/1 1 跳转至页
回复
有奖活动 | |
---|---|
【有奖活动】分享技术经验,兑换京东卡 | |
话不多说,快进群! | |
请大声喊出:我要开发板! | |
【有奖活动】EEPW网站征稿正在进行时,欢迎踊跃投稿啦 | |
奖!发布技术笔记,技术评测贴换取您心仪的礼品 | |
打赏了!打赏了!打赏了! |
打赏帖 | |
---|---|
vscode+cmake搭建雅特力AT32L021开发环境被打赏30分 | |
【换取逻辑分析仪】自制底板并驱动ArduinoNanoRP2040ConnectLCD扩展板被打赏47分 | |
【分享评测,赢取加热台】RISC-V GCC 内嵌汇编使用被打赏38分 | |
【换取逻辑分析仪】-基于ADI单片机MAX78000的简易MP3音乐播放器被打赏48分 | |
我想要一部加热台+树莓派PICO驱动AHT10被打赏38分 | |
【换取逻辑分析仪】-硬件SPI驱动OLED屏幕被打赏36分 | |
换逻辑分析仪+上下拉与多路选择器被打赏29分 | |
Let'sdo第3期任务合集被打赏50分 | |
换逻辑分析仪+Verilog三态门被打赏27分 | |
换逻辑分析仪+Verilog多输出门被打赏24分 |