我个人觉得吧,不管用状态机还是计数器来实现仿顺序操作,实质上来讲,我觉得都是一样的,都是利用寄存器相应的状态,去控制执行顺序,而文中作者说利用他的方法有许多好处,但并没有指明,忘高手多多指教。。。。。。。。。
共3条
1/1 1 跳转至页
在仿顺序操作中,FPGA中常常用状态实现,而在《verilogHDL 那些事——建模篇》中,作者并没使用状态机,而是用计数器来控制执行的顺序
共3条
1/1 1 跳转至页
回复
我要赚赏金打赏帖 |
|
|---|---|
| OK1126B-S开发板下函数构建及步进电机驱动控制被打赏¥25元 | |
| 【S32K3XX】LPI2C 参数配置说明被打赏¥20元 | |
| OK1126B-S开发板的脚本编程及应用设计被打赏¥27元 | |
| 5v升压8.4v两节锂电池充电芯片,针对同步和异步的IC测试被打赏¥35元 | |
| 【S32K3XX】S32DS LPI2C 配置失败问题解决被打赏¥22元 | |
| 【S32K3XX】FLASH 的 DID 保护机制被打赏¥19元 | |
| OK1126B-S开发板串口通信及其使用被打赏¥18元 | |
| 【S32K3XX】多核 CORE ID 获取被打赏¥18元 | |
| OK1126B-S开发板的GPIO资源及其使用被打赏¥20元 | |
| 【分享开发笔记,赚取电动螺丝刀】三分钟快速上手驱动屏幕(Arduino IDE环境)被打赏¥23元 | |
我要赚赏金
