我选择第二种方案:申请PCB板,购买组委会提供的元器件包
实验名称:基于CPLD(带液晶显示)的数字时钟系统
实验概要:通过学习CPLD的VHDL语言,掌握通过对CPLD进行编程,实现数字时钟的功能。
结合DS1302时钟芯片,实现带液晶显示的实时时钟系统 。
以前学习过51单片机。现在大三了,正在学习EDA课程,自己想深入学习fFPGA/CPLD,但是由于开发板成本较高,一直没有机会,现在EEPW提供这么一个平台,非常感谢,希望能有所收获。
有奖活动 | |
---|---|
“我踩过的那些坑”主题活动——第002期 | |
【EEPW电子工程师创研计划】技术变现通道已开启~ | |
发原创文章 【每月瓜分千元赏金 凭实力攒钱买好礼~】 | |
【EEPW在线】E起听工程师的声音! | |
高校联络员开始招募啦!有惊喜!! | |
【工程师专属福利】每天30秒,积分轻松拿!EEPW宠粉打卡计划启动! | |
送您一块开发板,2025年“我要开发板活动”又开始了! | |
打赏了!打赏了!打赏了! |