我选择第二种方案:申请PCB板,购买组委会提供的元器件包
实验名称:基于CPLD(带液晶显示)的数字时钟系统
实验概要:通过学习CPLD的VHDL语言,掌握通过对CPLD进行编程,实现数字时钟的功能。
结合DS1302时钟芯片,实现带液晶显示的实时时钟系统 。
以前学习过51单片机。现在大三了,正在学习EDA课程,自己想深入学习fFPGA/CPLD,但是由于开发板成本较高,一直没有机会,现在EEPW提供这么一个平台,非常感谢,希望能有所收获。
有奖活动 | |
---|---|
【有奖活动】分享技术经验,兑换京东卡 | |
话不多说,快进群! | |
请大声喊出:我要开发板! | |
【有奖活动】EEPW网站征稿正在进行时,欢迎踊跃投稿啦 | |
奖!发布技术笔记,技术评测贴换取您心仪的礼品 | |
打赏了!打赏了!打赏了! |
打赏帖 | |
---|---|
vscode+cmake搭建雅特力AT32L021开发环境被打赏30分 | |
【换取逻辑分析仪】自制底板并驱动ArduinoNanoRP2040ConnectLCD扩展板被打赏47分 | |
【分享评测,赢取加热台】RISC-V GCC 内嵌汇编使用被打赏38分 | |
【换取逻辑分析仪】-基于ADI单片机MAX78000的简易MP3音乐播放器被打赏48分 | |
我想要一部加热台+树莓派PICO驱动AHT10被打赏38分 | |
【换取逻辑分析仪】-硬件SPI驱动OLED屏幕被打赏36分 | |
换逻辑分析仪+上下拉与多路选择器被打赏29分 | |
Let'sdo第3期任务合集被打赏50分 | |
换逻辑分析仪+Verilog三态门被打赏27分 | |
换逻辑分析仪+Verilog多输出门被打赏24分 |