刚开始接触CPLD,我现在用的开发环境是ISE14.2版本的,学习期间问题多多啊,捡其中一两个来向大家请教,请大家多多指导。
1.如下图,程序没有问题,为什么FIT不成功,CPLD编程在哪一步对管脚进行设置,也就是自己定义的和实际芯片管脚联系起来?
2.如下图,怎么对已有的程序进行仿真验证,用自带的软件怎么编写仿真程序?
这个界面不是绑定ucf的,你可以找个例程的ucf,用文本打开看看
头尾固定,中间部分自己定义修改
#PACE: Start of Constraints generated by PACE
#PACE: Start of PACE I/O Pin Assignments
NET "FPIO2" LOC = "p10" ;
#PACE: Start of PACE Area Constraints
#PACE: Start of PACE Prohibit Constraints
#PACE: End of Constraints generated by PACE
说白了,ucf就是芯片物理管脚和内部分配的关联性
打赏帖 | |
---|---|
宏定义和const关键字定义被打赏5分 | |
【功率监测与控制系统DIY活动成果贴】DIY功率计与LabVIEW数据采集被打赏100分 | |
【Freertos】任务管理被打赏10分 | |
分享博世的两种不同的喷射系统模式被打赏5分 | |
汽车+开路实验与短路实验被打赏10分 | |
多点式电子控制汽油喷射系统知识分享被打赏10分 | |
分享机械控制式汽油喷射系统被打赏5分 | |
【分享开发笔记,赚取电动螺丝刀】解决基于CH341制作无线模块时芯片发热问题被打赏31分 | |
【分享开发笔记,赚取电动螺丝刀】使用STM32F103ZE主控调试RS485通讯的避坑经验被打赏36分 | |
【分享开发笔记,赚取电动螺丝刀】移植xprintf模块被打赏27分 |