
图YF是集成运放的符号图,1、2端是信号输入端,5是输出端,3、4是工作电压端,在实际中还有调零端,频率补偿端和偏置端等辅助端。在输入端中标有“+”号的是同相端,标有“—”号的是反相端,当信号从同相端输入时,输出信号和输入信号同相,反之则反。集成运放器的输入电路均都是采用差分放大器。它的输入信号电压和输出信号电压的关系是V0=K(V2-V1),式中K是运放器的放大倍数,K是非常大的,可达几十万倍,这是运放大器和差分放大器的区别,而且集成运放器的两个输入端对地输入阻抗非常高,一般达几百千欧到几兆欧,因此在实际应用中,常常把集成运放器看成是一个所谓“理想运算放大器”,其有两个基本特性:1、输入租抗为∞;2、增益为∞。根据这两个条件可以作出以下推论:1、输入电流I1、I2都为0,这是因为其输入阻抗为∞的原因;2、因为K=∞又根据输入和输出端的关系V2-V1=V0/K,所以认为运放器的两个输入端的电位差为零。
关键词: 集成运放 基本特性
共1条
1/1 1 跳转至页
回复
有奖活动 | |
---|---|
【EEPW电子工程师创研计划】技术变现通道已开启~ | |
发原创文章 【每月瓜分千元赏金 凭实力攒钱买好礼~】 | |
【EEPW在线】E起听工程师的声音! | |
“我踩过的那些坑”主题活动——第001期 | |
高校联络员开始招募啦!有惊喜!! | |
【工程师专属福利】每天30秒,积分轻松拿!EEPW宠粉打卡计划启动! | |
送您一块开发板,2025年“我要开发板活动”又开始了! | |
打赏了!打赏了!打赏了! |
打赏帖 | |
---|---|
多组DCTODC电源方案被打赏50分 | |
【我踩过的那些坑】STM32cubeMX软件的使用过程中的“坑”被打赏50分 | |
新手必看!C语言精华知识:表驱动法被打赏50分 | |
【我踩过的那些坑】杜绑线问题被打赏50分 | |
【我踩过的那些坑】STM32的硬件通讯调试过程的“坑”被打赏50分 | |
【我踩过的那些坑】晶振使用的问题被打赏100分 | |
【我踩过的那些坑】电感选型错误导致的处理器连接不上被打赏50分 | |
【我踩过的那些坑】工作那些年踩过的记忆深刻的坑被打赏10分 | |
【我踩过的那些坑】DRC使用位置错误导致的问题被打赏100分 | |
我踩过的那些坑之混合OTL功放与落地音箱被打赏50分 |