我想问一些关于在 PSoC 5LP 上驱动 Delta Sigma ADC 的问题。 首先,简单介绍一下我的用例:我想使用 Delta
Sigma ADC 来测量介于 100 nA 到 100 uA 之间的非常小的电流。
我已经证明使用这款设备的先前版本我可以很好地做到这一点,而且准确性相当高。 我使用的是配置为 20 位分辨率的 ADC,最大采样速率约为每秒
180 次。 我还要为它多路复用 14 个输入。
在我的最新版本中,我认为明智的做法是缓冲然后应用低通滤波器,以尽可能为ADC提供最干净的信号。 我首先进行缓冲的原因是我还将该信号发送到比较器以进行快速过流检测。 以下是缓冲器/过滤器的示意图:
但是最近我在数据表中注意到了这个规范:
所以我最大的问题是,在带宽已经很低的时候应用过滤器是不是在浪费精力和金钱(并增加更多的抵消量)? 在上面的示意图中,截止频率为 50 Hz。 由于稳定时间慢以及所有输入的多路复用,我甚至准备增加该频率。
在你问之前,还有一些细节:我有点坚持低边单端测量,因为我已经用完了 GPIO 了。
不过,我可能会考虑切换到仪表放大器,然后"将感应电阻器"提高到地上以更好地消除噪声(请告诉我对此的想法)。 不过,我也可以说服使用 GPIO
扩展器来重新获得用于差分 ADC 测量的引脚...
这就是要点,我欢迎对这个问题提出任何意见,并提前感谢您的帮助!
共5条
1/1 1 跳转至页
关于在PSoC5LP上驱动DeltaSigmaADC的问题求解
关键词: PSoC ADC 驱动
2楼
1。 PSoc5 Delsig-ADC “本地” 只有 16 位,通过采样后软件的平均值来实现 20 位分辨率。 因此,可以在 16
位模式下使用它以实现更快的响应,并在代码中对 ADC 输出进行自定义过滤。 如果滤波器针对输入信号进行了优化,则有可能实现更高的灵敏度。
2。大多数噪音来自 60Hz 的电源。 抑制 60/120Hz 对于实现高灵敏度最为重要。 例如,可以调整移动平均滤波器以抑制这些频率。
3。Delsig-ADC 的频率响应并不平坦,在采样频率的 0.5 倍时会降至几乎为零。 例如,如果采样频率为 20kHz,则 10kHz 正弦信号将具有零响应。 因此,Delsig-ADC 最适合对稳定的直流信号进行采样。
4。与使用外部 Opamp 和 PSoC5 相比,使用一系列廉价的外部 24 位 ADC,例如 HX711 和 PSoC4 可能更灵敏、更具成本效益。
共5条
1/1 1 跳转至页
回复
有奖活动 | |
---|---|
【有奖活动】分享技术经验,兑换京东卡 | |
话不多说,快进群! | |
请大声喊出:我要开发板! | |
【有奖活动】EEPW网站征稿正在进行时,欢迎踊跃投稿啦 | |
奖!发布技术笔记,技术评测贴换取您心仪的礼品 | |
打赏了!打赏了!打赏了! |
打赏帖 | |
---|---|
vscode+cmake搭建雅特力AT32L021开发环境被打赏30分 | |
【换取逻辑分析仪】自制底板并驱动ArduinoNanoRP2040ConnectLCD扩展板被打赏47分 | |
【分享评测,赢取加热台】RISC-V GCC 内嵌汇编使用被打赏38分 | |
【换取逻辑分析仪】-基于ADI单片机MAX78000的简易MP3音乐播放器被打赏48分 | |
我想要一部加热台+树莓派PICO驱动AHT10被打赏38分 | |
【换取逻辑分析仪】-硬件SPI驱动OLED屏幕被打赏36分 | |
换逻辑分析仪+上下拉与多路选择器被打赏29分 | |
Let'sdo第3期任务合集被打赏50分 | |
换逻辑分析仪+Verilog三态门被打赏27分 | |
换逻辑分析仪+Verilog多输出门被打赏24分 |