三分频1:1占空比的VHDL程序(有一个缺点,输入波形必须是1:1的占空比,输出才符
合要求)
library ieee;
use ieee.std_logic_1164.all;
use ieee.std_logic_unsigned.all;
entity counter_down is
port(clk : in std_logic;
flag :out std_logic);
end counter_down;
architecture body_cout of counter_down is
signal cou1 ,cou2 : std_logic_vector(1 downto 0 );
signal flag1,flag2 : std_logic;
begin
process(clk)
begin
if(clk = '0' and clk'event) then
if(cou1 = "10") then
cou1 <= "00";
else
cou1 <= cou1 + '1';
end if;
end if;
end process;
process(clk)
begin
if(clk = '1' and clk'event) then
if(cou2 = "10") then
cou2 <= "00";
else
cou2 <= cou2 + '1';
end if;
end if;
end process;
process(cou1)
begin
if(cou1 = "01" ) then
flag1 <= '1';
else
flag1 <= '0';
end if;
end process;
process(cou2)
begin
if(cou2 = "01" ) then
flag2 <= '1';
else
flag2 <= '0';
end if;
end process;
flag <= flag1 or flag2;
end body_cout;
共1条
1/1 1 跳转至页
Re: vhdl怎样写一个占空比1:1的3分频 分频器?
关键词: 怎样 一个 占空 3分频 频器
共1条
1/1 1 跳转至页
回复
| 有奖活动 | |
|---|---|
| 2026年“我要开发板活动”第三季,开始了! | |
| 硬核工程师专属补给计划——填盲盒 | |
| “我踩过的那些坑”主题活动——第002期 | |
| 【EEPW电子工程师创研计划】技术变现通道已开启~ | |
| 发原创文章 【每月瓜分千元赏金 凭实力攒钱买好礼~】 | |
| 【EEPW在线】E起听工程师的声音! | |
| 高校联络员开始招募啦!有惊喜!! | |
| 打赏了!打赏了!打赏了! | |
我要赚赏金打赏帖 |
|
|---|---|
| 空气质量检测器设计与实现被打赏¥24元 | |
| 【瑞萨RA8D1 LVGL/LWIP评测】LWIP进行UDP、TCP、HTTP、MQTT功能联合测试被打赏¥41元 | |
| 【瑞萨RA8D1 LVGL/LWIP评测】RA8D1部署FreeRTOS+LWIP被打赏¥36元 | |
| RTOS怎么选?让我来给你答案!被打赏¥15元 | |
| 【S32K3XX】Flash驱动使用被打赏¥26元 | |
| 【FreeRtos】第一个任务的启动过程被打赏¥21元 | |
| 【分享开发笔记,赚取电动螺丝刀】FPB-RA6E2开发板的WDT功能测试被打赏¥22元 | |
| 关于cmakelist特性presets的使用被打赏¥20元 | |
| 【分享开发笔记,赚取电动螺丝刀】M5STACK系列屏幕质量测试程序,竟然有块亮斑?被打赏¥20元 | |
| 【分享开发笔记,赚取电动螺丝刀】快速搭建瑞萨FPB-RA6E2开发板开发环境被打赏¥14元 | |
我要赚赏金
