共1条
1/1 1 跳转至页
NEC开发出基于铪高k电介质栅极堆叠结构的晶体管

NEC和NEC Electronics公司宣布开发出新款栅层叠(gate stack)结构晶体管产品。这种结构采用了一种基于铪(Hf)的高介电率(high-k)材料和金属栅极,能够明显抑制栅极电流的泄漏,并提高晶体管的工作速率。
该产品以硅镍化合物取代了传统中的多晶硅(poly-Si)作为高k栅极材料,在保持栅极低泄漏的条件下,将电流可操作性提高了20%。与多晶硅高k栅极和多晶硅/二氧化硅栅极相比,其栅极泄漏分别为前两者的1%和1/100,000。
此外,由于这种合成控制硅化镍栅极电极技术的开发成功,以及与基于Hf的高介电率材料的组合,通过改变硅化镍的合金材料的成份,即可实现宽泛的阈值电压(Vth)。该项技术还有利于优化PMOS和NMOS晶体管的开关特性。
这种新型晶体管还具有阈下电流、载流子迁移和栅极漏流低等特点。
关键词: 开发出 基于 铪高 电介质 栅极 堆叠 结构 晶体
共1条
1/1 1 跳转至页
回复
有奖活动 | |
---|---|
【EEPW电子工程师创研计划】技术变现通道已开启~ | |
发原创文章 【每月瓜分千元赏金 凭实力攒钱买好礼~】 | |
【EEPW在线】E起听工程师的声音! | |
“我踩过的那些坑”主题活动——第001期 | |
高校联络员开始招募啦!有惊喜!! | |
【工程师专属福利】每天30秒,积分轻松拿!EEPW宠粉打卡计划启动! | |
送您一块开发板,2025年“我要开发板活动”又开始了! | |
打赏了!打赏了!打赏了! |
打赏帖 | |
---|---|
多组DCTODC电源方案被打赏50分 | |
【我踩过的那些坑】STM32cubeMX软件的使用过程中的“坑”被打赏50分 | |
新手必看!C语言精华知识:表驱动法被打赏50分 | |
【我踩过的那些坑】杜绑线问题被打赏50分 | |
【我踩过的那些坑】STM32的硬件通讯调试过程的“坑”被打赏50分 | |
【我踩过的那些坑】晶振使用的问题被打赏100分 | |
【我踩过的那些坑】电感选型错误导致的处理器连接不上被打赏50分 | |
【我踩过的那些坑】工作那些年踩过的记忆深刻的坑被打赏10分 | |
【我踩过的那些坑】DRC使用位置错误导致的问题被打赏100分 | |
我踩过的那些坑之混合OTL功放与落地音箱被打赏50分 |