共3条
1/1 1 跳转至页
STC12c5410,PWM 关于STC12c5410的PWM和高速脉冲输出同时运行

问
我想使用STC12c5410的PCA高速脉冲输出和PWM,
晶振用18.432MHZ,PCA时钟源是Fosc/12,则PWM频率为6K,
高速脉冲输出用的CCAPnH、CCAPnL设为 CCAPnH=CH+1,CCAPnH=0xFF,这样输出脉冲是方波,频率为3K,
在高速脉冲输出的中断中改变PWM的占空比和高速脉冲输出用的CCAPnH、CCAPnL。
有几个问题想请大家帮我确认一下。
1。PWM中CL从0xFF到0x00时能否产生中断?在手册的方框图上没有。
2。PWM和高速脉冲输出可否同时在两路上分别运行,主要是高速脉冲输出的特殊要求是否也把PWM包括在内?
3。在6k时刻点(0,166.67,333.33,500,.....),
PWM的上升缘和高速脉冲输出的上升或下降缘的时差是多少?
因为这好像完全由硬件决定
答 1: 自己顶一下,版主一定帮我看看
晶振用18.432MHZ,PCA时钟源是Fosc/12,则PWM频率为6K,
高速脉冲输出用的CCAPnH、CCAPnL设为 CCAPnH=CH+1,CCAPnH=0xFF,这样输出脉冲是方波,频率为3K,
在高速脉冲输出的中断中改变PWM的占空比和高速脉冲输出用的CCAPnH、CCAPnL。
有几个问题想请大家帮我确认一下。
1。PWM中CL从0xFF到0x00时能否产生中断?在手册的方框图上没有。
2。PWM和高速脉冲输出可否同时在两路上分别运行,主要是高速脉冲输出的特殊要求是否也把PWM包括在内?
3。在6k时刻点(0,166.67,333.33,500,.....),
PWM的上升缘和高速脉冲输出的上升或下降缘的时差是多少?
因为这好像完全由硬件决定
答 1: 自己顶一下,版主一定帮我看看
共3条
1/1 1 跳转至页
回复
有奖活动 | |
---|---|
【EEPW电子工程师创研计划】技术变现通道已开启~ | |
发原创文章 【每月瓜分千元赏金 凭实力攒钱买好礼~】 | |
【EEPW在线】E起听工程师的声音! | |
“我踩过的那些坑”主题活动——第001期 | |
高校联络员开始招募啦!有惊喜!! | |
【工程师专属福利】每天30秒,积分轻松拿!EEPW宠粉打卡计划启动! | |
送您一块开发板,2025年“我要开发板活动”又开始了! | |
打赏了!打赏了!打赏了! |
打赏帖 | |
---|---|
多组DCTODC电源方案被打赏50分 | |
【我踩过的那些坑】STM32cubeMX软件的使用过程中的“坑”被打赏50分 | |
新手必看!C语言精华知识:表驱动法被打赏50分 | |
【我踩过的那些坑】杜绑线问题被打赏50分 | |
【我踩过的那些坑】STM32的硬件通讯调试过程的“坑”被打赏50分 | |
【我踩过的那些坑】晶振使用的问题被打赏100分 | |
【我踩过的那些坑】电感选型错误导致的处理器连接不上被打赏50分 | |
【我踩过的那些坑】工作那些年踩过的记忆深刻的坑被打赏10分 | |
【我踩过的那些坑】DRC使用位置错误导致的问题被打赏100分 | |
我踩过的那些坑之混合OTL功放与落地音箱被打赏50分 |