共3条
1/1 1 跳转至页
STC12c5410,PWM 关于STC12c5410的PWM和高速脉冲输出同时运行
问
我想使用STC12c5410的PCA高速脉冲输出和PWM,
晶振用18.432MHZ,PCA时钟源是Fosc/12,则PWM频率为6K,
高速脉冲输出用的CCAPnH、CCAPnL设为 CCAPnH=CH+1,CCAPnH=0xFF,这样输出脉冲是方波,频率为3K,
在高速脉冲输出的中断中改变PWM的占空比和高速脉冲输出用的CCAPnH、CCAPnL。
有几个问题想请大家帮我确认一下。
1。PWM中CL从0xFF到0x00时能否产生中断?在手册的方框图上没有。
2。PWM和高速脉冲输出可否同时在两路上分别运行,主要是高速脉冲输出的特殊要求是否也把PWM包括在内?
3。在6k时刻点(0,166.67,333.33,500,.....),
PWM的上升缘和高速脉冲输出的上升或下降缘的时差是多少?
因为这好像完全由硬件决定
答 1: 自己顶一下,版主一定帮我看看
晶振用18.432MHZ,PCA时钟源是Fosc/12,则PWM频率为6K,
高速脉冲输出用的CCAPnH、CCAPnL设为 CCAPnH=CH+1,CCAPnH=0xFF,这样输出脉冲是方波,频率为3K,
在高速脉冲输出的中断中改变PWM的占空比和高速脉冲输出用的CCAPnH、CCAPnL。
有几个问题想请大家帮我确认一下。
1。PWM中CL从0xFF到0x00时能否产生中断?在手册的方框图上没有。
2。PWM和高速脉冲输出可否同时在两路上分别运行,主要是高速脉冲输出的特殊要求是否也把PWM包括在内?
3。在6k时刻点(0,166.67,333.33,500,.....),
PWM的上升缘和高速脉冲输出的上升或下降缘的时差是多少?
因为这好像完全由硬件决定
答 1: 自己顶一下,版主一定帮我看看
共3条
1/1 1 跳转至页
回复
有奖活动 | |
---|---|
【有奖活动】分享技术经验,兑换京东卡 | |
话不多说,快进群! | |
请大声喊出:我要开发板! | |
【有奖活动】EEPW网站征稿正在进行时,欢迎踊跃投稿啦 | |
奖!发布技术笔记,技术评测贴换取您心仪的礼品 | |
打赏了!打赏了!打赏了! |
打赏帖 | |
---|---|
【换取逻辑分析仪】-基于ADI单片机MAX78000的简易MP3音乐播放器被打赏48分 | |
我想要一部加热台+树莓派PICO驱动AHT10被打赏38分 | |
【换取逻辑分析仪】-硬件SPI驱动OLED屏幕被打赏36分 | |
换逻辑分析仪+上下拉与多路选择器被打赏29分 | |
Let'sdo第3期任务合集被打赏50分 | |
换逻辑分析仪+Verilog三态门被打赏27分 | |
换逻辑分析仪+Verilog多输出门被打赏24分 | |
【分享评测,赢取加热台】使用8051单片机驱动WS2812被打赏40分 | |
【换取逻辑分析仪】rtthread添加RRH62000传感器驱动-基于野火启明6M5被打赏48分 | |
换逻辑分析仪+Verilog多输入门被打赏27分 |