共1条
1/1 1 跳转至页
高速以太网PCB设计经验

在高速PCB,特别是EMI和ESD要求严格情况下,好的设计经验显出其重要性。
下面总结了一些好经验,让我们来看看:
1. 要保证电源有足够的能力给负载供电,并且输出电压波纹<50 mV。
2. 确保有充足的电源和地层.
3. 用4.7-10μF的大电容接在电源和地层之间,用于旁路开关噪音,特别在接近高速(>25 MHz)数据线的地方
4. 用足够多的0.01 μF接在电源和地之间以减少高频噪音。
5. 要对板子上的DC-DC电源变换(开关电源) 和振荡器加上滤波器和一些防护措施。
6. 布高速信号线,注意不要穿过地层,保证它在一个面上。
7. 确保高速信号线和时钟都有终端负载。
8. 长线要保证其阻抗匹配以防反射。
9. 在PHY和RJ-45之间及RJ-45到板边不要布数字信号线。
10. 把没有布线的地方用铜箔填充,并连接到电源层或地层,如下图所示:
[upload=gif]UploadFile/2003522848575272.gif[/upload]
下面再看看布差分信号线的一些经验:
1. 在布差分信号线时要让其尽可能靠近,并和其它东西要保持一定距离。
2. 要保证其长度尽可能一样长。
3. 避免穿过其它层。
4. 要避免收发差分信号线靠得太近,最好让其不在同一层,并且中间用地层隔开。
5. 收发差分信号上的元件也要分开,接收的在一面,发送的在另外一面。
关键词: 高速 以太网 设计 经验
共1条
1/1 1 跳转至页
回复
有奖活动 | |
---|---|
【EEPW电子工程师创研计划】技术变现通道已开启~ | |
发原创文章 【每月瓜分千元赏金 凭实力攒钱买好礼~】 | |
【EEPW在线】E起听工程师的声音! | |
“我踩过的那些坑”主题活动——第001期 | |
高校联络员开始招募啦!有惊喜!! | |
【工程师专属福利】每天30秒,积分轻松拿!EEPW宠粉打卡计划启动! | |
送您一块开发板,2025年“我要开发板活动”又开始了! | |
打赏了!打赏了!打赏了! |
打赏帖 | |
---|---|
【我踩过的那些坑】STM32cubeMX软件的使用过程中的“坑”被打赏50分 | |
新手必看!C语言精华知识:表驱动法被打赏50分 | |
【我踩过的那些坑】STM32的硬件通讯调试过程的“坑”被打赏50分 | |
【我踩过的那些坑】晶振使用的问题被打赏100分 | |
【我踩过的那些坑】电感选型错误导致的处理器连接不上被打赏50分 | |
【我踩过的那些坑】工作那些年踩过的记忆深刻的坑被打赏10分 | |
【我踩过的那些坑】DRC使用位置错误导致的问题被打赏100分 | |
我踩过的那些坑之混合OTL功放与落地音箱被打赏50分 | |
汽车电子中巡航控制系统的使用被打赏10分 | |
【我踩过的那些坑】工作那些年踩过的记忆深刻的坑被打赏100分 |