共3条
1/1 1 跳转至页
DM642,VIDEO,PORT 问一个DM642的VIDEO PORT的问题

问
外围用的是ADV7181作AD转换,输入PAL制信号,输出8位的BT.656格式的数据。
VCACTL寄存器中有关位的设置:EXC=0,FLDD=0,VRST=1。
现象:VIDEO PORT采到的桢数据中奇偶场的顺序不固定,有时候是奇场在前,有时候是偶场在前。
调式了很久,不知道问题出在哪里。
请各位赐教,多谢了。 答 1: 说详细点主要是将两场组合成一桢图象在电脑上播放的时候有时候有错行的感觉。
观察采出的奇偶场分离的图象,发现奇偶场顺序不固定(PAL制的图象应该是偶场在前吧?)
以为是VPORT中关于场检测寄存器位的设置没对,看了半天VPORT的文档,也没找出哪里设置有问题。
再次谢谢了 答 2: to你是自己按照简单的方法写的驱动还是按着TI的DDK的方法写的驱动? 答 3: 自己写的,没有用DDK这种现象和CCD的输入信号有关系么?
VCACTL寄存器中有关位的设置:EXC=0,FLDD=0,VRST=1。
现象:VIDEO PORT采到的桢数据中奇偶场的顺序不固定,有时候是奇场在前,有时候是偶场在前。
调式了很久,不知道问题出在哪里。
请各位赐教,多谢了。 答 1: 说详细点主要是将两场组合成一桢图象在电脑上播放的时候有时候有错行的感觉。
观察采出的奇偶场分离的图象,发现奇偶场顺序不固定(PAL制的图象应该是偶场在前吧?)
以为是VPORT中关于场检测寄存器位的设置没对,看了半天VPORT的文档,也没找出哪里设置有问题。
再次谢谢了 答 2: to你是自己按照简单的方法写的驱动还是按着TI的DDK的方法写的驱动? 答 3: 自己写的,没有用DDK这种现象和CCD的输入信号有关系么?
共3条
1/1 1 跳转至页
回复
有奖活动 | |
---|---|
【EEPW电子工程师创研计划】技术变现通道已开启~ | |
发原创文章 【每月瓜分千元赏金 凭实力攒钱买好礼~】 | |
【EEPW在线】E起听工程师的声音! | |
“我踩过的那些坑”主题活动——第001期 | |
高校联络员开始招募啦!有惊喜!! | |
【工程师专属福利】每天30秒,积分轻松拿!EEPW宠粉打卡计划启动! | |
送您一块开发板,2025年“我要开发板活动”又开始了! | |
打赏了!打赏了!打赏了! |
打赏帖 | |
---|---|
多组DCTODC电源方案被打赏50分 | |
【我踩过的那些坑】STM32cubeMX软件的使用过程中的“坑”被打赏50分 | |
新手必看!C语言精华知识:表驱动法被打赏50分 | |
【我踩过的那些坑】STM32的硬件通讯调试过程的“坑”被打赏50分 | |
【我踩过的那些坑】晶振使用的问题被打赏100分 | |
【我踩过的那些坑】电感选型错误导致的处理器连接不上被打赏50分 | |
【我踩过的那些坑】工作那些年踩过的记忆深刻的坑被打赏10分 | |
【我踩过的那些坑】DRC使用位置错误导致的问题被打赏100分 | |
我踩过的那些坑之混合OTL功放与落地音箱被打赏50分 | |
汽车电子中巡航控制系统的使用被打赏10分 |