共3条
1/1 1 跳转至页
DM642,VIDEO,PORT 问一个DM642的VIDEO PORT的问题
问
外围用的是ADV7181作AD转换,输入PAL制信号,输出8位的BT.656格式的数据。
VCACTL寄存器中有关位的设置:EXC=0,FLDD=0,VRST=1。
现象:VIDEO PORT采到的桢数据中奇偶场的顺序不固定,有时候是奇场在前,有时候是偶场在前。
调式了很久,不知道问题出在哪里。
请各位赐教,多谢了。 答 1: 说详细点主要是将两场组合成一桢图象在电脑上播放的时候有时候有错行的感觉。
观察采出的奇偶场分离的图象,发现奇偶场顺序不固定(PAL制的图象应该是偶场在前吧?)
以为是VPORT中关于场检测寄存器位的设置没对,看了半天VPORT的文档,也没找出哪里设置有问题。
再次谢谢了 答 2: to你是自己按照简单的方法写的驱动还是按着TI的DDK的方法写的驱动? 答 3: 自己写的,没有用DDK这种现象和CCD的输入信号有关系么?
VCACTL寄存器中有关位的设置:EXC=0,FLDD=0,VRST=1。
现象:VIDEO PORT采到的桢数据中奇偶场的顺序不固定,有时候是奇场在前,有时候是偶场在前。
调式了很久,不知道问题出在哪里。
请各位赐教,多谢了。 答 1: 说详细点主要是将两场组合成一桢图象在电脑上播放的时候有时候有错行的感觉。
观察采出的奇偶场分离的图象,发现奇偶场顺序不固定(PAL制的图象应该是偶场在前吧?)
以为是VPORT中关于场检测寄存器位的设置没对,看了半天VPORT的文档,也没找出哪里设置有问题。
再次谢谢了 答 2: to你是自己按照简单的方法写的驱动还是按着TI的DDK的方法写的驱动? 答 3: 自己写的,没有用DDK这种现象和CCD的输入信号有关系么?
共3条
1/1 1 跳转至页
回复
有奖活动 | |
---|---|
【有奖活动】分享技术经验,兑换京东卡 | |
话不多说,快进群! | |
请大声喊出:我要开发板! | |
【有奖活动】EEPW网站征稿正在进行时,欢迎踊跃投稿啦 | |
奖!发布技术笔记,技术评测贴换取您心仪的礼品 | |
打赏了!打赏了!打赏了! |
打赏帖 | |
---|---|
与电子爱好者谈读图四被打赏50分 | |
与电子爱好者谈读图二被打赏50分 | |
【FRDM-MCXN947评测】Core1适配运行FreeRtos被打赏50分 | |
【FRDM-MCXN947评测】双核调试被打赏50分 | |
【CPKCORRA8D1B评测】---移植CoreMark被打赏50分 | |
【CPKCORRA8D1B评测】---打开硬件定时器被打赏50分 | |
【FRDM-MCXA156评测】4、CAN loopback模式测试被打赏50分 | |
【CPKcorRA8D1评测】--搭建初始环境被打赏50分 | |
【FRDM-MCXA156评测】3、使用FlexIO模拟UART被打赏50分 | |
【FRDM-MCXA156评测】2、rt-thread MCXA156 BSP制作被打赏50分 |