我选择第二种方案:申请核心板和外围板PCB,购买组委会提供的元器件包
实验名称:
基于FPGA的高速串行通讯设计
实验目的:
验证FPGA能够实现的功能是否符合“实验概要”的要求,以决定是否选择FPGA平台来设计并量产
实验概要:
1、实现RS232串行数据通信
波特率115200,校验位选择无校验位,8个数据位1个停止位。每按下reset,可以在接收区看到FPGA通过串口向PC发送的一串字符。测试结果验证了程序的准确性
2、显示
可以根据显示信息需求的不同,选用数码管(最多8位数字或字母)、1602液晶(字符与数字显示)显示字符串。
3、按键控制
启动停止并防抖动设计。
4、数据存储
数据上传至PC机并保存。
5、RTC时钟
用于定时开关。
6、声光提示
LED与蜂鸣器,用于状态提示。
7、其他功能
待定。
有奖活动 | |
---|---|
“我踩过的那些坑”主题活动——第002期 | |
【EEPW电子工程师创研计划】技术变现通道已开启~ | |
发原创文章 【每月瓜分千元赏金 凭实力攒钱买好礼~】 | |
【EEPW在线】E起听工程师的声音! | |
高校联络员开始招募啦!有惊喜!! | |
【工程师专属福利】每天30秒,积分轻松拿!EEPW宠粉打卡计划启动! | |
送您一块开发板,2025年“我要开发板活动”又开始了! | |
打赏了!打赏了!打赏了! |