这些小活动你都参加了吗?快来围观一下吧!>>
电子产品世界 » 论坛首页 » 嵌入式开发 » FPGA » [7系列] 以太网map遇到问题

共4条 1/1 1 跳转至

[7系列] 以太网map遇到问题

助工
2013-05-14 16:24:29     打赏
最近在使用kc705进行以太网的设计,基于Tri-Mode Ethernet MAC这个ip核,设计在这个核的example design上进行。
example design在开发板上跑起来没问题,也加入chipscope看过数据,并且一结合自己编的一个简单的发包上位机开过mac收到的帧。
我在这个例子基础上加了一个小模块,就是将接收的帧中数据段取出来存入一个fifo。功能仿真已经验证了。想加入chipscope到开发板上验证一遍。现在的问题是,不加chipscope的话能生成bit流,如果加入chipscope的话,运行到map就会报错,错误如下:
ERROR:MapLib:1217 -
   trimac_fifo_block/trimac_block/rgmii_interface/rxdata_bus[3].delay_rgmii_rxd
   has T pin connected to an active signal. Retargeting of IODELAYE1 used in
   bidirectional mode is not supported
   .
很奇怪,大家怎么看。



关键词: 系列     以太网     遇到     问题    

助工
2013-05-17 13:55:43     打赏
2楼
谢谢,可能是这个原因,我在chipscope中把一些信号去掉后就能通过了,我来试试看。

助工
2013-05-27 22:06:46     打赏
3楼
请问你的IP核多少钱买的?

助工
2013-06-04 21:00:05     打赏
4楼
猴哥,好人啊

共4条 1/1 1 跳转至

回复

匿名不能发帖!请先 [ 登陆 注册 ]