共1条
1/1 1 跳转至页
MIPS 扩展硬IP核系列,为预算有限的SoC设计人员提供高性能核心

MIPS32? 24Kc? 和 MIPS32 4KEc? 硬核提供节省成本和迅速上市优势
领先的业界标准处理器架构与数字消费性及商业应用核心解决方案提供商 MIPS 科技(美普思科技,Nasdaq:MIPS)宣布,在其硬核知识产权(IP)产品线中增加两个产品。MIPS32?24Kc? 和4KEc? 硬核增加了该公司可合成IP核产品线,为刚刚启动的、无工厂化半导体公司,以及想将MIPS 科技业界领先的 32位架构应用于广泛的数字消费产品的系统OEM提供了一个灵活的、节省成本和低风险的选择。
24Kc 硬核的推出建立在过去几年中MIPS32 24K? 可合成核心系列迅速应用的基础之上。面积仅为10.7 mm2 的24Kc硬核最差条件下的频率可达261MHz,采用TSMC 180nm G工艺生产。该核心是预算紧张的SoC设计者的理想选择,包括亚太地区的设计者,他们需要具有节约成本和迅速上市优势的硬核,而且需要针对机顶盒、网关、数字电视及其他高端消费应用的更多的性能。
4KEc硬核采用TSMC 130nm G 工艺,可为SoC设计者提供显著的性价比优势。4KEc硬核可以用2.5 mm2的面积提供最差条件下233 MHz的频率,是适用于高性能手持和移动消费设备等嵌入式应用的高性能解决方案。
MIPS科技市场营销高级副总裁 Russ Bell说:“利用我们性能优异的24K 和高性价比的4KEc核心系列的硬IP核的好处,用户可以获得巨大的优势,能够为成本敏感的市场迅速提供高性能产品。新的4KEc硬核让我们倍感骄傲的是,首个硬核是由我们新的上海研发中心开发的,它为全球预算有限的SoC设计者提供了一个小型、低功耗和高性能的解决方案。”
关于 24Kc硬IP核
工艺:TSMC 180nm G
频率:最差情况下261 MHz
核心尺寸:10.7 mm2
缓存:16KB/16KB
关于 4KEc硬IP核
工艺:TSMC 13nm G
频率:最差情况下233 MHz
核心尺寸:2.5 mm2
缓存:8KB/8KB
两种硬核的特性包括:
- 支持Linux的32口转换旁视缓冲器(TLB)
- MIPS16e? 特定应用扩展(ASE)代码比较
- 高性能乘/除单元
- CorExtend? 功能可进行用户定义的指令扩展
- 用户定义的协处理器为COP2接口
- 支持调试的指令和数据断点
除了新的24Ke和4KEc核心外,MIPS科技的硬IP核系列还包括一个采用TSMC 180nm G工艺的MIPS32 4KEc核心,以及一个SMIC 180nm G工艺的MIPS32 4Kc?核心。
关键词: 扩展 系列 预算 有限 设计 人员 提供 高性能
共1条
1/1 1 跳转至页
回复
有奖活动 | |
---|---|
【EEPW电子工程师创研计划】技术变现通道已开启~ | |
发原创文章 【每月瓜分千元赏金 凭实力攒钱买好礼~】 | |
【EEPW在线】E起听工程师的声音! | |
“我踩过的那些坑”主题活动——第001期 | |
高校联络员开始招募啦!有惊喜!! | |
【工程师专属福利】每天30秒,积分轻松拿!EEPW宠粉打卡计划启动! | |
送您一块开发板,2025年“我要开发板活动”又开始了! | |
打赏了!打赏了!打赏了! |
打赏帖 | |
---|---|
【我踩过的那些坑】STM32的硬件通讯调试过程的“坑”被打赏50分 | |
【我踩过的那些坑】晶振使用的问题被打赏100分 | |
【我踩过的那些坑】电感选型错误导致的处理器连接不上被打赏50分 | |
【我踩过的那些坑】工作那些年踩过的记忆深刻的坑被打赏10分 | |
【我踩过的那些坑】DRC使用位置错误导致的问题被打赏100分 | |
我踩过的那些坑之混合OTL功放与落地音箱被打赏50分 | |
汽车电子中巡航控制系统的使用被打赏10分 | |
【我踩过的那些坑】工作那些年踩过的记忆深刻的坑被打赏100分 | |
分享汽车电子中巡航控制系统知识被打赏10分 | |
分享安全气囊系统的检修注意事项被打赏10分 |