共2条
1/1 1 跳转至页
请帮忙分析振荡器电路,另外请教晶体相关

问
我这里有个芯片资料里面的振荡器电路(见图)。芯片给的一个参考参数为:
晶体:30M
RFB :1 M
Rd :200
Cin :10P
Cout1 :1000P
Cout2 :10P
Lout :2.2uH
我们使用的参数如下:
晶体:基频晶体 24.576M HC49S/CL=30P/30PPM
RFB :1 M
Rd :200
Cin :10P
Cout1 :1000P
Cout2 :20P
Lout :2.2uH
我们的产品已经生产了好几批并销售用户使用。到目前为止还未出现振荡器不起振问题。
但是最近生产一批,发现很多振荡器不能起振。有些开始可以起振,但是运行一段时间后不能起振。
现在向这里的大侠请教:
电路里面的各个电容电阻电感都是什么作用。我如何判断我的电路参数是比较好的。
好像说是什么需要阻抗匹配,但是,我不知道怎么测试。我手里测试仪器有示波器、相对还可以的电阻、电容、电感的测试仪器以及万用表。
另外,晶体两端的振幅是在什么情况下比较好?
请大侠们不吝赐教。谢谢!!! 答 1: ...这张图是最典型的泛音晶体振荡器。石英晶体在基频上可以振荡,也可以在3、5、7、9等奇次泛音上振荡。
基频晶体电容三点式振荡器的典型电路是Cout1下端接地。无Cout2和Lout。Cin和Cout1构成倒相结构。
对于泛音晶体振荡来说,这张图就经典了。图中晶体频率是30M,Cout2和Lout构成的并联谐振回路的谐振频率是35M左右。也就是说,在晶体的基频上,谐振回路呈现感性,不满足电容三点式振荡条件,无法振荡,而在3次泛音——90M的频率上,呈现容性,满足条件就振起来了。Cout1是防止Lout的低直流电阻拉低XTO的电压,使OSC4D进入非线性区的,在交流分析中,可认为是导线。
你的错误无非是2点,Cout2和Lout的配合计算偏差较大,应该使用三次泛音晶体。 答 2: 感谢笑掉大牙感谢 笑掉大牙。
原先我是对晶体以及晶体电路基本是一无所知。经过笑掉大牙的解释,总算有点了解了。
本来最早设计的是一个晶体连接两个接到地电容的那种电路,结果电路不能正常起振。后来经过查看CPU手册发现推荐的图中的电路,于是就使用了上面的参数,真是让人笑掉大牙了啊。当时我还不知道什么基频晶体、泛音晶体的。呵呵
再次感谢笑掉大牙让我学到这些。
现在还有个问题请教大侠:我能否只修改里面的电容,使电路就能够相对稳定的振荡起来,怎么修改(我不知道该怎么计算)。现在我需要去整改最近生产的一批机器,想通过最简单的方法来进行,不然会被生产线、领导K个半死啊。 当然后面的生产可能会把基频晶体更改为泛音晶体。
请大侠再次不吝赐教。谢谢!!! 答 3: 借个光笑掉大牙,能不能讲讲泛音晶体振荡电路的一般应用场合有哪些?
谢谢! 答 4: 一般高频用泛音,因为基音很难做到高频
晶体:30M
RFB :1 M
Rd :200
Cin :10P
Cout1 :1000P
Cout2 :10P
Lout :2.2uH
我们使用的参数如下:
晶体:基频晶体 24.576M HC49S/CL=30P/30PPM
RFB :1 M
Rd :200
Cin :10P
Cout1 :1000P
Cout2 :20P
Lout :2.2uH
我们的产品已经生产了好几批并销售用户使用。到目前为止还未出现振荡器不起振问题。
但是最近生产一批,发现很多振荡器不能起振。有些开始可以起振,但是运行一段时间后不能起振。
现在向这里的大侠请教:
电路里面的各个电容电阻电感都是什么作用。我如何判断我的电路参数是比较好的。
好像说是什么需要阻抗匹配,但是,我不知道怎么测试。我手里测试仪器有示波器、相对还可以的电阻、电容、电感的测试仪器以及万用表。
另外,晶体两端的振幅是在什么情况下比较好?
请大侠们不吝赐教。谢谢!!! 答 1: ...这张图是最典型的泛音晶体振荡器。石英晶体在基频上可以振荡,也可以在3、5、7、9等奇次泛音上振荡。
基频晶体电容三点式振荡器的典型电路是Cout1下端接地。无Cout2和Lout。Cin和Cout1构成倒相结构。
对于泛音晶体振荡来说,这张图就经典了。图中晶体频率是30M,Cout2和Lout构成的并联谐振回路的谐振频率是35M左右。也就是说,在晶体的基频上,谐振回路呈现感性,不满足电容三点式振荡条件,无法振荡,而在3次泛音——90M的频率上,呈现容性,满足条件就振起来了。Cout1是防止Lout的低直流电阻拉低XTO的电压,使OSC4D进入非线性区的,在交流分析中,可认为是导线。
你的错误无非是2点,Cout2和Lout的配合计算偏差较大,应该使用三次泛音晶体。 答 2: 感谢笑掉大牙感谢 笑掉大牙。
原先我是对晶体以及晶体电路基本是一无所知。经过笑掉大牙的解释,总算有点了解了。
本来最早设计的是一个晶体连接两个接到地电容的那种电路,结果电路不能正常起振。后来经过查看CPU手册发现推荐的图中的电路,于是就使用了上面的参数,真是让人笑掉大牙了啊。当时我还不知道什么基频晶体、泛音晶体的。呵呵
再次感谢笑掉大牙让我学到这些。
现在还有个问题请教大侠:我能否只修改里面的电容,使电路就能够相对稳定的振荡起来,怎么修改(我不知道该怎么计算)。现在我需要去整改最近生产的一批机器,想通过最简单的方法来进行,不然会被生产线、领导K个半死啊。 当然后面的生产可能会把基频晶体更改为泛音晶体。
请大侠再次不吝赐教。谢谢!!! 答 3: 借个光笑掉大牙,能不能讲讲泛音晶体振荡电路的一般应用场合有哪些?
谢谢! 答 4: 一般高频用泛音,因为基音很难做到高频
共2条
1/1 1 跳转至页
回复
有奖活动 | |
---|---|
【EEPW电子工程师创研计划】技术变现通道已开启~ | |
发原创文章 【每月瓜分千元赏金 凭实力攒钱买好礼~】 | |
【EEPW在线】E起听工程师的声音! | |
“我踩过的那些坑”主题活动——第001期 | |
高校联络员开始招募啦!有惊喜!! | |
【工程师专属福利】每天30秒,积分轻松拿!EEPW宠粉打卡计划启动! | |
送您一块开发板,2025年“我要开发板活动”又开始了! | |
打赏了!打赏了!打赏了! |
打赏帖 | |
---|---|
【我踩过的那些坑】结构堵孔导致的喇叭无声问题被打赏50分 | |
【我踩过的那些坑】分享一下调试一款AD芯片的遇到的“坑”被打赏50分 | |
电流检测模块MAX4080S被打赏10分 | |
【我踩过的那些坑】calloc和malloc错误使用导致跑飞问题排查被打赏50分 | |
多组DCTODC电源方案被打赏50分 | |
【我踩过的那些坑】STM32cubeMX软件的使用过程中的“坑”被打赏50分 | |
新手必看!C语言精华知识:表驱动法被打赏50分 | |
【我踩过的那些坑】杜绑线问题被打赏50分 | |
【我踩过的那些坑】STM32的硬件通讯调试过程的“坑”被打赏50分 | |
【我踩过的那些坑】晶振使用的问题被打赏100分 |