共2条
1/1 1 跳转至页

问
采用ALTERA的MAX7000芯片,用QuartusII开发。
1。对于三态输出的管脚,如:74374之类的,能否通过定义其输出管脚的“Power-up level”来确定其上电的初始状态,从而省略芯片外部的上拉或下拉电阻?
2。芯片内部用了D触发器一枚,为确保其上电时输出是低电平,于是将该D触发器的清除端(CLRN)接至一管脚,并在芯片外部加阻容复位电路,也就是将这个管脚当作一般芯片的复位(RST)管脚来用,这样的做法是否可行?
偶是CPLD菜鸟,请高手指点。 答 1: 咋没人言声呢? 答 2: 可行,但没必要 答 3: 为什么呢?那CPLD上电的时候,其内部的D触发器初始状态是什么呢? 答 4: 就是你设定的状态
1。对于三态输出的管脚,如:74374之类的,能否通过定义其输出管脚的“Power-up level”来确定其上电的初始状态,从而省略芯片外部的上拉或下拉电阻?
2。芯片内部用了D触发器一枚,为确保其上电时输出是低电平,于是将该D触发器的清除端(CLRN)接至一管脚,并在芯片外部加阻容复位电路,也就是将这个管脚当作一般芯片的复位(RST)管脚来用,这样的做法是否可行?
偶是CPLD菜鸟,请高手指点。 答 1: 咋没人言声呢? 答 2: 可行,但没必要 答 3: 为什么呢?那CPLD上电的时候,其内部的D触发器初始状态是什么呢? 答 4: 就是你设定的状态
共2条
1/1 1 跳转至页
回复
有奖活动 | |
---|---|
【EEPW电子工程师创研计划】技术变现通道已开启~ | |
发原创文章 【每月瓜分千元赏金 凭实力攒钱买好礼~】 | |
【EEPW在线】E起听工程师的声音! | |
“我踩过的那些坑”主题活动——第001期 | |
高校联络员开始招募啦!有惊喜!! | |
【工程师专属福利】每天30秒,积分轻松拿!EEPW宠粉打卡计划启动! | |
送您一块开发板,2025年“我要开发板活动”又开始了! | |
打赏了!打赏了!打赏了! |
打赏帖 | |
---|---|
分享汽车通信和多媒体总线结构被打赏20分 | |
【我踩过的那些坑】结构堵孔导致的喇叭无声问题被打赏50分 | |
NUCLEO-U083RC学习历程38+串口通过队列的方式输出两个字符串被打赏20分 | |
【我踩过的那些坑】分享一下调试一款AD芯片的遇到的“坑”被打赏50分 | |
电流检测模块MAX4080S被打赏10分 | |
【我踩过的那些坑】calloc和malloc错误使用导致跑飞问题排查被打赏50分 | |
分享电控悬架的结构与工作原理(一)被打赏20分 | |
多组DCTODC电源方案被打赏50分 | |
【我踩过的那些坑】STM32cubeMX软件的使用过程中的“坑”被打赏50分 | |
新手必看!C语言精华知识:表驱动法被打赏50分 |