共2条
1/1 1 跳转至页
,saa7111 关于saa7111
问
请教:
saa7111要求输入频率是24.576MHz,输出每一行的采样点数为720个。
我的问题是:如果我将输入频率变为更高一些,能否将每一行的采样点数增加为768点?
也就是说:saa7111的外部输入频率变化时,它的每一行的采样点数会相应的改变吗?
请高手不吝指教,谢谢! 答 1: 应该会吧 答 2: feng_zc,您好!feng_zc,您好!
不知能否可以具体讲讲理论或实践方面的道理?
谢谢! 答 3: 抱歉抱歉!
我又看了一下data sheet,晶振频率要求有一个小的变化,不能变化很大。
所以,通过改变输入晶振频率,从而想要改变采样点数,这种方法不行。
saa7111要求输入频率是24.576MHz,输出每一行的采样点数为720个。
我的问题是:如果我将输入频率变为更高一些,能否将每一行的采样点数增加为768点?
也就是说:saa7111的外部输入频率变化时,它的每一行的采样点数会相应的改变吗?
请高手不吝指教,谢谢! 答 1: 应该会吧 答 2: feng_zc,您好!feng_zc,您好!
不知能否可以具体讲讲理论或实践方面的道理?
谢谢! 答 3: 抱歉抱歉!
我又看了一下data sheet,晶振频率要求有一个小的变化,不能变化很大。
所以,通过改变输入晶振频率,从而想要改变采样点数,这种方法不行。
共2条
1/1 1 跳转至页
回复
有奖活动 | |
---|---|
【有奖活动】分享技术经验,兑换京东卡 | |
话不多说,快进群! | |
请大声喊出:我要开发板! | |
【有奖活动】EEPW网站征稿正在进行时,欢迎踊跃投稿啦 | |
奖!发布技术笔记,技术评测贴换取您心仪的礼品 | |
打赏了!打赏了!打赏了! |
打赏帖 | |
---|---|
vscode+cmake搭建雅特力AT32L021开发环境被打赏30分 | |
【换取逻辑分析仪】自制底板并驱动ArduinoNanoRP2040ConnectLCD扩展板被打赏47分 | |
【分享评测,赢取加热台】RISC-V GCC 内嵌汇编使用被打赏38分 | |
【换取逻辑分析仪】-基于ADI单片机MAX78000的简易MP3音乐播放器被打赏48分 | |
我想要一部加热台+树莓派PICO驱动AHT10被打赏38分 | |
【换取逻辑分析仪】-硬件SPI驱动OLED屏幕被打赏36分 | |
换逻辑分析仪+上下拉与多路选择器被打赏29分 | |
Let'sdo第3期任务合集被打赏50分 | |
换逻辑分析仪+Verilog三态门被打赏27分 | |
换逻辑分析仪+Verilog多输出门被打赏24分 |