共2条
1/1 1 跳转至页
问
各位大侠好:
目前正在做一个有关扩频调制的方案设计,想请教几个问题:
1.裾了解,解扩电路必须在载波频率同步到一定基础上才能实现相关(当然假设相关是可以做到同步的),出现相关峰值,想请教一个问题:由于接收频率大约有16K的多普勒频率,想知道这个16K的多普勒能够使15M的伪码速率解扩时出现相关峰值吗?如果不能出现峰值,多普勒造成的影响有多大,有没有定量的概念?
2,要实现快速同步,想知道国内目前技术中从收到扩频信号到解扩出峰值需要多长时间?实现方法有那些?
如果技术特别先进的话我们可以考虑寻求合作.
谢谢 大家 答 1: dsss如在北京,我们可交流一下.我公司在招这方面人才.
答 2: 没有在北京啊我没有在北京,能否提供一些技术实现上上的指标,我们寻求合作.谢谢 答 3: 你的伪码速率有些怪啊。你的伪码速率有些怪啊。
1.多普勒频偏对解扩的影响:与伪码速率没有直接的关系,与预检测积分带宽有关,当然,对于一般通信系统而言,预检测积分带宽可以与符号速率相当。当然,也有预检测积分带宽高于符号速率的情况,比如GPS的C码接收机捕获时的预检测积分带宽可为符号速率的20倍。亦即一个伪码周期的倒数。这样,也即是说,多普勒频偏带来的解扩损失,大致可用(sinx*pi/(x*pi))^2来表示,x表示多普勒频偏与预检测积分带宽的比值。比如x=0.5,则相当于解扩损失为3.9dB.如果x=1,则全部损失了。
2.至于快捕时间,则主要取决于多普勒频偏以及伪码的不确定度。如果伪码不可重复,比如军事通信中的某些特定系统,伪码永不重复,则伪码的不确定度就很大,可采取引导捕获或高度并行的硬件进行捕获。至于一般通信系统,可能没有这么复杂,若采用全并行匹配滤波器辅助捕获,则理论上一个符号的时间就可以实现快捕,当然,这也是和接收信噪比以及要求的检测概率有关。
3 伪码捕获方法可太多了,我只举出几个例子,朋友们可以接着补充:
伪码串行,频率串行搜索:固定一个频点,在伪码不确定范围串行搜索。搜索不到,则换到下一个频点,继续搜索。
伪码串行,频率并行:采用多个相关器,分别对应一个多普勒频偏的不确定频率。每个相关器串行搜索各自的码相位。从这种思想可以衍化出真正实用的部分并行相关器+FFT的变种。
伪码并行,频率并行:基本与上一种相似,但伪码采用全并行搜索.
这里面,对于长码的伪码的搜索很具有挑战性,方法很多.上八十年代末,提出了伪码的频域FFT搜索方法,极大地刺激了伪码快捕技术的发展,也激起了研究人员的热情.经过十来年的发展,也非常成熟了.变换域搜索伪码还有个好处是,顺便把窄带干扰抑制的问题解决了. 当然,这种方法主要还是军用.
至于载波同步问题,又是一个很有趣的话题.码同步后,载波同步基本可等同于一般非扩频系统来进行处理.一般动态都可采用环路来解决.但对于某些超高动态应用场合,我们也尝试过开环估计算法+卡尔曼滤波的方法.但从楼主的问题上,因为看不到符号速率,接收功率等指标,不好说算不算高动态.感觉应该是一般应用场合.
关于扩频系统同步的问题,真是太有趣了.
答 4: 非常感谢楼上的!!!因为我们也是第一次尝试做这方面的东西,所以在很多方面还是不成熟的,非常感谢您的解答。3X3X!!!也许以后还会请教您,希望你不吝赐教!
目前正在做一个有关扩频调制的方案设计,想请教几个问题:
1.裾了解,解扩电路必须在载波频率同步到一定基础上才能实现相关(当然假设相关是可以做到同步的),出现相关峰值,想请教一个问题:由于接收频率大约有16K的多普勒频率,想知道这个16K的多普勒能够使15M的伪码速率解扩时出现相关峰值吗?如果不能出现峰值,多普勒造成的影响有多大,有没有定量的概念?
2,要实现快速同步,想知道国内目前技术中从收到扩频信号到解扩出峰值需要多长时间?实现方法有那些?
如果技术特别先进的话我们可以考虑寻求合作.
谢谢 大家 答 1: dsss如在北京,我们可交流一下.我公司在招这方面人才.
答 2: 没有在北京啊我没有在北京,能否提供一些技术实现上上的指标,我们寻求合作.谢谢 答 3: 你的伪码速率有些怪啊。你的伪码速率有些怪啊。
1.多普勒频偏对解扩的影响:与伪码速率没有直接的关系,与预检测积分带宽有关,当然,对于一般通信系统而言,预检测积分带宽可以与符号速率相当。当然,也有预检测积分带宽高于符号速率的情况,比如GPS的C码接收机捕获时的预检测积分带宽可为符号速率的20倍。亦即一个伪码周期的倒数。这样,也即是说,多普勒频偏带来的解扩损失,大致可用(sinx*pi/(x*pi))^2来表示,x表示多普勒频偏与预检测积分带宽的比值。比如x=0.5,则相当于解扩损失为3.9dB.如果x=1,则全部损失了。
2.至于快捕时间,则主要取决于多普勒频偏以及伪码的不确定度。如果伪码不可重复,比如军事通信中的某些特定系统,伪码永不重复,则伪码的不确定度就很大,可采取引导捕获或高度并行的硬件进行捕获。至于一般通信系统,可能没有这么复杂,若采用全并行匹配滤波器辅助捕获,则理论上一个符号的时间就可以实现快捕,当然,这也是和接收信噪比以及要求的检测概率有关。
3 伪码捕获方法可太多了,我只举出几个例子,朋友们可以接着补充:
伪码串行,频率串行搜索:固定一个频点,在伪码不确定范围串行搜索。搜索不到,则换到下一个频点,继续搜索。
伪码串行,频率并行:采用多个相关器,分别对应一个多普勒频偏的不确定频率。每个相关器串行搜索各自的码相位。从这种思想可以衍化出真正实用的部分并行相关器+FFT的变种。
伪码并行,频率并行:基本与上一种相似,但伪码采用全并行搜索.
这里面,对于长码的伪码的搜索很具有挑战性,方法很多.上八十年代末,提出了伪码的频域FFT搜索方法,极大地刺激了伪码快捕技术的发展,也激起了研究人员的热情.经过十来年的发展,也非常成熟了.变换域搜索伪码还有个好处是,顺便把窄带干扰抑制的问题解决了. 当然,这种方法主要还是军用.
至于载波同步问题,又是一个很有趣的话题.码同步后,载波同步基本可等同于一般非扩频系统来进行处理.一般动态都可采用环路来解决.但对于某些超高动态应用场合,我们也尝试过开环估计算法+卡尔曼滤波的方法.但从楼主的问题上,因为看不到符号速率,接收功率等指标,不好说算不算高动态.感觉应该是一般应用场合.
关于扩频系统同步的问题,真是太有趣了.
答 4: 非常感谢楼上的!!!因为我们也是第一次尝试做这方面的东西,所以在很多方面还是不成熟的,非常感谢您的解答。3X3X!!!也许以后还会请教您,希望你不吝赐教!
共2条
1/1 1 跳转至页
回复
有奖活动 | |
---|---|
【有奖活动】分享技术经验,兑换京东卡 | |
话不多说,快进群! | |
请大声喊出:我要开发板! | |
【有奖活动】EEPW网站征稿正在进行时,欢迎踊跃投稿啦 | |
奖!发布技术笔记,技术评测贴换取您心仪的礼品 | |
打赏了!打赏了!打赏了! |
打赏帖 | |
---|---|
vscode+cmake搭建雅特力AT32L021开发环境被打赏30分 | |
【换取逻辑分析仪】自制底板并驱动ArduinoNanoRP2040ConnectLCD扩展板被打赏47分 | |
【分享评测,赢取加热台】RISC-V GCC 内嵌汇编使用被打赏38分 | |
【换取逻辑分析仪】-基于ADI单片机MAX78000的简易MP3音乐播放器被打赏48分 | |
我想要一部加热台+树莓派PICO驱动AHT10被打赏38分 | |
【换取逻辑分析仪】-硬件SPI驱动OLED屏幕被打赏36分 | |
换逻辑分析仪+上下拉与多路选择器被打赏29分 | |
Let'sdo第3期任务合集被打赏50分 | |
换逻辑分析仪+Verilog三态门被打赏27分 | |
换逻辑分析仪+Verilog多输出门被打赏24分 |