共5条
1/1 1 跳转至页
[求助]谁有MCF5272 BDM调试器的原理图?
发信人: coldfire (ColdFire), 信区: Embedded
标 题: Re: 华恒提到的BDM调试口什么意思?
发信站: 饮水思源 (2002年01月12日16:00:56 星期六), 站内信件
不是特别的了解,先说点东西,就当抛砖了。
BDM应该是Motorola的一种调试接口,全称是Background Debug Mode,是一个内嵌于MPU
的调试单元。
物理上包括三根信号线,DSCLK,DSI,DSO,作用可以类比于SPI总线。也是同步串行总线
主机(HOST)可以通过这个接口与处理器通信,而信息的处理是独立于处理器内核执行
单元的(我想这是background的由来吧)。通过发送不同的命令字和信息,可以完成
对MPU寄存器的读写,内存的读写,dump内存块,读写控制寄存器... ,这些命令中,有
的需要处理器停机(Halt),有的通过指令窃取(Steal)完成,有的可以和处理器执行并
行进行(Paralell)。
这个BDM接口板是什么样子,具体电路我都没有见过,不过根据BDM的标准,DSCLK可以
是DC-1/5处理器频率,所以如果让我做的话,信号由并口来,用244之类的驱动一下就行
了。
【 在 wince (arm) 的大作中提到: 】
--
※ 来源:·饮水思源 bbs.sjtu.edu.cn·[FROM: 210.32.157.33]
--------------------------------------------------------------------------------
--------------------------------------------------------------------------------
发信人: gallaxy (诸神的黄昏), 信区: Embedded
标 题: Re: 华恒提到的BDM调试口什么意思?
发信站: 饮水思源 (2002年01月12日19:03:02 星期六), 站内信件
我用过BDM。 它提供了一种硬件调试手段。通常来说,处理器从外部地址和数据总线
中存取指令,同时在芯片内部有内部的BDM总线直接与CPU内核相连。在处理器复位后,
会检测当处理器芯片进入BDM模式时,他们就会停止从外部总线存取指令而是从内部的
BDM总线提取指令。通过这些BDM总线操作指令使得处理器去操作它的内部寄存器、外设
和外部memory,这些操作的结果返回给调试工具以便开发人员控制和调试目标系统。
利用BDM进行调试时,处理器的性能比正常运行时差,MMU模块不能使用。 某些嵌入式
操作系统提供了BDM的调试工具,如pSos的singStep onCE(on Chip Emulation)
debugger.
假设你用PC机做开发机,目标机是Mortorola的MPC860, 那么你的目标机上的BDM口通过
BDM电缆线与PC机的并口相连。 再把目标机的串口和PC机的串口通过串口线连接,两者
之间的网口通过HUB相连,那么你的BDM调试的硬件准备就完成了。
通常可用BDM进行BSP或其他上层软件的开发调试, 下载/烧结嵌入式系统Image.
--
银河的历史又翻开了新的一页
※ 来源:·饮水思源 bbs.sjtu.edu.cn·[FROM: 211.80.32.38]
[align=right][color=#000066][此贴子已经被amine于2002-7-28 14:43:49编辑过][/color][/align]
共5条
1/1 1 跳转至页
回复
有奖活动 | |
---|---|
【有奖活动】分享技术经验,兑换京东卡 | |
话不多说,快进群! | |
请大声喊出:我要开发板! | |
【有奖活动】EEPW网站征稿正在进行时,欢迎踊跃投稿啦 | |
奖!发布技术笔记,技术评测贴换取您心仪的礼品 | |
打赏了!打赏了!打赏了! |